FPGA实验报告2019需要的可以自取
1
针对实现多通道测距雷达信号的数字化采集的目的,设计了一种基于FPGA和USB接口的多通道数据采集系统。该系统采用在FPGA芯片中构建多个数字逻辑模块的方法,实现对AD芯片模数转换过程的控制,并利用IP核在FPGA中构建存储器,对采样得到的数据进行缓存,最后通过USB2.0接口芯片将缓存中的采样数据及时传输至上位机。通过将该系统与多通道测距雷达相连接从而进行整机测试。测试结果证明,该系统能够实现最多8路测距雷达信号的采集,且在8路情况下的单路最高采样率达250 KSPS,并能通过USB2.0接口向上位机传输各路雷达信号的采样数据,使进一步的数字信号处理成为可能。
2023-02-26 11:26:54 530KB 数据采集; FPGA; USB; 多通道
1
此外,你也可以使用System Verilog来替代testbench,这样效率会更高一些。如果你是做IC验证的,就必须掌握System Verilog和验证方法学(UVM)。
2023-02-26 03:03:17 2.03MB FPGA systemverilo
1
用于 DE2-115 IS42S16320D 的 SDRAM 控制器 128mbytes --- 32M x 32bits DRAM Clk:133mhz Controller Clk:133mhz -150deg CAS:2 Burst:1 双通道(访问 DE2-115 上的两个芯片)
2023-02-26 02:53:17 4KB VHDL
1
关键字 光立方 3D动态显示 RGB 语音控制 FPGA目 录设计概述第一部分 设计概述 /Design Introduction 4 1.1 设计目的 4 1
2023-02-25 20:12:59 10.53MB fpga开发 3d
1
 基于雷达对高分辨率的需求,论述了以FPGA为控制核心,基于两片ADI公司的高速D/A AD9739 2.5GSPS芯片同步工作,完成了一种宽带信号源的软硬件设计。描述了AD9739的工作原理,给出了AD9739与VIRTEX-6 FPGA的接口设计方案以及系统原理框图,并利用频谱仪测试了宽带信号源的性能指标,实测表明整体指标达到设计要求。
1
图 3-1 Series FPGAs Memory Interface SolutionStep1:任意创建一个新的空的工程(创建工程的具体工程如果还不清楚的看
2023-02-25 13:37:16 3.15MB fpga开发
1
Altera基于Avalon总线FPGA的SDRAM驱动
1
一、概述 通过FPGA实现AM信号的产生与解调。要求是通过VIO控制载波频率、调制信号频率、调制深度可调,然后通过ILA观察AM信号和解调后的信号。载波信号的频率要求是1M~10M,调制信号的频率要求是1K~10K,调制深度从0到1、步进0.1。VIO与ILA只能通过硬件板卡实现。 二、平台 软件:Vivado 2017.4 硬件:ALINX ZYNQ AX7020 三、要求 为了更好的说明下面一些参数设定的意义,把我们课程的部分要求贴上来 完成AM信号调制和解调功能,具体要求如下: (1)载波信号频率范围:1M-10MHz,分辨率0.01MHz; (2)调制信号为单频正弦波信号,频率范围:1kHz-10kHz,分辨率0.01kHz; (3)调制深度0-1.0,步进0.1,精度优于5%; (4)调制信号和解调信号位宽为8位,AM信号16位,其他信号位宽自定义。 四、原理 虽然这部分简单,但却是最最重要的,把这部分看懂,所有的程序也就明白了。 1. AM信号:(A+ma*cos(w0t))*cos(wct) ———————————————— 版权声明:
2023-02-24 16:59:33 93.84MB am am调制
1
基于TMS320C6713和FPGA的数字电源控制模块设计、电子技术,开发板制作交流
1