数字锁相环,基于FPGA的,且应用了数字积分算法。。。很好很好,我也是淘来。这里给大家一起分享
2021-04-23 00:17:28 137KB FPGA;锁相环;全数字:DPLL
1
使用FPGA控制PS2的键盘设计,利用Altera-DE2板带的PS2接口进行设计
2021-04-22 19:29:33 20KB PS2 FPGA
1
输入数据data为8 bit并行数据流,基本结构为数据帧,帧长为10字节,帧同步字为H“FF”。 1、搜索出数据流中的帧同步字信号,并给出帧同步标志。 2、系统工作开始后,要连续3次确认帧同步字进入锁定状态后才输出帧同步标志。 3、在锁定状态时,如连续出现3次错误的帧同步字,则帧同步标志输出无效,系统重新进入搜索状态;否则继续输出有效的帧同步标志。
2021-04-22 11:42:25 694KB 帧同步 FPGA
1
里面有主机发送模块和从机接收模块。主机发送32位16进制数(一位一位发送),工作在模式0。压缩文件内代码可直接运行,另附上testbench文件可以进行modelsim仿真。此代码根据论坛里一位大哥的代码改编,后来找不到是谁了。。。使用状态机编写主机的发送模块,由于项目仅仅需要主机发送所以从机的接收模块没有写成32位的,但是代码风格清晰,可以直接修改,复写率极高且非常好理解!
2021-04-22 09:02:21 4.33MB SPI通讯协议 FPGA verilog
在多径通信系统中,实时、准确地得到信道信息,是信道均衡和数据检测的关键。文中利用训练序列(PN 序列)良 好的循环自相关性,进行准确的时域信道估计,并在 FPGA 上实现
2021-04-22 00:24:10 82KB 时域信道估计 FPGA
1
混沌具有确定性系统的内在随机性、有界遍历性以及对初值和系统参数的敏感性,与信息加密应具备的基本特性相一致。基于混沌猫映射的基本原理,利用FPGA的并行处理算法和丰富的逻辑资源,首先对视频信号进行采集,然后利用混沌猫映射对采集的视频信号进行加密,并给出了相关的视频混沌加密的设计方法和FPGA硬件实现结果。
2021-04-21 15:16:11 580KB 混沌猫映射
1
射频识别是利用微波进行双向数据传输的一种非接触式射频自动识别技术。RFID系统具有使用寿命长、低功耗、数据传输快速、稳定、安全、可靠,适应性和抗干扰性强等优点,已广泛用于工业控制、消费类电子、医疗电子、现代物流和校园一卡通等方面。本文重点介绍基于Cyclone系列FPGA和ISO1800 0-6C标准超高频RFID读写器的软硬件实现方法。
2021-04-21 12:47:18 103KB RFID读写器 ISO18000-6C FPGA 文章
1
用VerilogHDL语言实现PID算法的FPGA实现的quartus工程,能编译运行
2021-04-20 22:01:36 16.14MB PID VerilogHDL FPGA
1
FPGA实现流水灯Verilog代码及tb文件,包括两种方法实现的流水灯和一种方法实现的呼吸灯,以及其激励文件
2021-04-20 14:26:58 1KB verilog
1
基于FPGA实现的SMS4算法研究_程海.caj
2021-04-20 12:34:25 657KB sm4
1