网络编程JSP课程实验报告,学生成绩管理系统,JSP+MVC+mysql+eclipse
2021-06-18 18:03:04 1.69MB jsp mvc eclipse mysql
1
实验报告,操作系统,基于动态优先权的进程调度实验报告,c语言,借鉴,自己写的,比较拉跨,可以借鉴
2021-06-18 18:00:38 135KB 操作系统
1
有关于软件测试的报告,是软件测试与质量保证综合实验报告的模板,用例子进行详细的说明!
2021-06-04 21:34:53 1.06MB 软件测试
1
北邮数电综合实验,基于数电实验板上的MAX Ⅱ芯片实现的。包含功能,郁金香的浇水施肥捉虫,利用4*4键盘除虫,并包含按键音,养殖成功后会播放一首美妙的音乐。采用状态机实现。 与以下链接的代码对应,报告内只附了顶层设计文件的代码 https://download.csdn.net/download/cc77_2019/14886601? spm=1001.2014.3001.5501
2021-05-25 09:03:54 3.76MB vhdl 数字电路 quartus
哈工程的电子电路综合实验报告范例,包括全面的设计与实验结果分析,给大家提供参考。
2021-05-24 12:04:39 251KB 电子电路
1
适合本科做计算机组成原理、微机原理等课程设计作业。有详细的硬件布置图和结果分析。
2021-02-03 23:47:05 976KB 本科设计 计算机组成原理 微机原理
武汉理工大学数据库综合实验报告和代码
本实验利用QuartusII软件,结合所学的数字电路的知识,采用自顶向下的分析方法。首先分析了多功能数字钟的设计要求、所需实现的功能,然后分析了实现每个功能所需要的基础模块,最后进一步分析了各种基础模块。在具体设计时,采用的是自底向上的设计方法。首先设计各种基础模块,然后设计各种功能模块,最后进行综合设计。本次设计除了实现基本的时钟电路外,还实现了整点报时、闹钟、日期、星期、秒表等多种功能: 1. 设计一个具有校时、校分,清零,保持和整点报时等功能的数字钟。基于QuartusⅡ软件或其他EDA软件完成电路设计。 2. 对该电路系统采用层次化的方法进行设计,要求设计层次清晰、合理。 3. 完成顶层电路原理图的设计,编写相应功能模块的HDL设计程序。 4. 对该电路系统进行功能仿真。 5. 根据EDA实验开发系统上的FPGA芯片进行适配,生成配置文件或JEDEC文件。 6. 将配置文件或JEDEC文件下载到EDA实验开发系统。 7. 在EDA实验开发系统上调试、验证电路功能。
2020-01-03 11:41:41 2.19MB 南京理工大学 南理工 电类综合实验
1
设有十个学生成绩分别是76,69,84,90,73,88,99,63,100和80分。试编制一个子程序,统计低于60分,60~69分,70~79分,80~89分,90~99分和100分的人数,并输出显示统计结果
2020-01-03 11:27:00 263KB 汇编语言 综合 分支 循环
1
(1)按原理图连接好电路,其中8254计数器用于产生8251的发送和接收时钟,TXD和RXD连在一起。 (2)编程: 从键盘输入一个字符,将其封装成为数据帧后发送出去,并进行差错检测及奇偶校验,再接收回来在屏幕上显示,实现自发自收。
2020-01-03 11:21:35 170KB 串口通信自定义协议RS232通信
1