Logisim浮点库 这是用于logisim的库,它添加了浮点支持 它增加了: 浮点到二进制转换器 二进制到浮点转换器 浮点加法器 浮点减法器 浮点除法器 浮点乘数 浮点模量计算器 浮点触发功能 浮点平方根 浮点探针 浮点比较器 和一个浮点常数
2022-12-04 20:13:10 20KB Java
1
双精度浮点运算广泛应用于数值计算和信号处理中,在 IEEE754 标准中实现两个双精度浮 点乘法需要一个 53 bit × 53 bit 的尾数乘法器,这样的一个乘法器若采用 FPGA 实现需要大量的硬件资源。将 Karatsuba 算法应用于浮点运算器中,采用 FPGA 实现了一个浮点乘法器,与传统方法相比该乘法器占用硬件资源较少。
2022-11-22 18:20:00 690KB Karatsuba算法 FPGA
1
根据IEEE754规定写了个Double、Float型数据与二进制、十进制、十六进制(高高低低、低低高高)转换的方法。
2022-11-17 09:43:02 2.17MB 浮点 转换 double float
1
在嵌入式开发中,很多情况会要分析协议,协议中有时候会出现二进制传输的浮点数,可以用分析工具查看浮点数对应的十六进制数,但要换算成十进制还是挺麻烦的,可以在网上找到浮点数和十六进制转换的工具,但功能应用起来都不太方便,因此自己写了一个浮点数十六进制转换的工具,主要功能如下: 1. 支持浮点数十进制和单精度十六机制之间的双向转换。 2. 支持浮点数十进制和双精度十六进制之间的双向转换。 3. 支持单精度和双精度十六进制在一个界面转换。 4. 十六进制字符串可以包含任意多空格,不影响转换结果,方便兼容不同的协议分析工具。 5. 支持CTRL+C、CTRL+V快捷键快速复制粘贴,方便从协议分析工具直接拷贝十六进制字符串。 6. 创新的一点,支持十六进制的MSB、LSB设置,可以兼容实际协议传输中MSB、LSB的不同配置。
2022-11-16 21:14:21 3.43MB 浮点数 浮点数转十六进制
1
本文主要讲解DSP浮点转定点运算举例及编程中的心得 ,具有参考价值,需要的朋友可以参考一下。
2022-11-15 23:15:40 59KB DSP 浮点 定点 编程
1
浮点数 乘法器带绝对值运算 verilog语言编写 可直接调用
1
FPGA Verilog浮点数除法运算,采用单精度浮点型小数格式,运算结果精度可设置,可封装成IP核
1
摘要:TMS320VC33是美国TI公司新推出的TMS320C3X系列新一代浮点式数字信号处理器。它以高速、低功耗、低成本、易于开发为显著特点。是通信、手机、MODEM、DVD、便携式仪器仪表中需要进行俘点运算应用中的一种理想 的DSP器件。文中介绍了TMS320VC33的硬件结构、性能特点、指令系统、仿真工具和开发环境,最后给出了由TMS320VC33组成的最小应用系统。   关键词:数字信号处理器 TMS320VC33 浮点DSP   TMS320VC33是TI公司新推出的TMS320VC3X系列新一代浮点DSP。它是在原来的TMS320C31浮点DSP的基础上开发一个价格更低的版本(
1
Unity3D设计基础
2022-11-03 14:07:02 699KB Unity3D 设计基础
浮点运算手册 英文版 不错的学习ieee 754规范的资料
2022-11-03 11:21:41 12.65MB float 浮点 IEEE754
1