工程实现:在LCD液晶显示屏上显示数字时钟,自动按秒计时,可由用户通过按键控制时钟暂停,并设置时、分的值。 程序使用Verilog HDL语言,编译、仿真、下载工具使用Quartus II。 经测试,工程可成功下载到开发板上并运行。相关博文见主页。
2021-07-23 14:03:07 420KB fpga/cpld verilog 芯片 硬件开发
1
flash时钟 显示当前系统时间 有源码的
2021-07-18 14:35:13 207KB flash 时钟 当前时间
1
stm32f103正点原子精英版OLED-RTC实时时钟显示
2021-07-17 10:02:12 6.17MB stm32 嵌入式开发 实时时钟
系统完成的主要功能: (1)时间、日期显示:系统时间采用24小时制。日期显示可判断大、小月、润月和闰年。 (2)设置功能:用户可以对系统的时间、日期进行调整。 包含电路图、实验报告、源代码
1
stc89c51/52单片机,始终显示程序,包括3个按键可以设置和调剂 时、分、秒、以及年、月、日
2021-06-15 20:42:23 1016B stc89c51/52 lcd1602 时钟显示
1
基于 DS12C887 的日历时钟显示系统设计 在银行或者其他的公共场合中,经常会看到显示实时信息的显示屏,其中包括年、月、日、 星期、时间等,本例子的功能是在 51 单片机系统中设置、获取、记录实时的日历时钟信息 并通过数码管显示,选用日历时钟芯片 DS12C887 作为实时时钟芯片,为系统提供详细的时 间信息,次款芯片内部有锂电池,可以带掉电的情况下保存 10 年以上。
2021-06-09 16:11:55 11KB DS12C887应用
1
利用INT 1CH(大约每秒中断18.2次)编写一个中断驻留程序,要求在屏幕的右上角显示计算机中当前系统时间,显示格式为:时:分:秒.
2021-06-08 11:42:48 2KB 汇编程序
1
汇编语言时钟显示,闹铃,用户可调,有原理图
2021-06-05 14:52:46 81KB 时钟显示
1
内容简介《基于FPGA的SOPC嵌入式系统设计与典型实例》全书通过核心技术与典型实例的形式,全面系统、深入浅出地介绍了基于FPGA的嵌入式SOPC系统设计技术与应用实例。全书共分14章,第1~3章简要介绍了FPGA硬件结构知识、VerilogHDL编程基础、FPGA常用开发工具,引导读者入门;第4~7章重点对嵌入式SOPC系统设计技术进行了细致阐述,内容包括:SOPC硬件系统开发、SOPC软件系统开发、Avalon总线规范、NiosII外围设备及其编程;第8~14章通过7个典型实例,对基于FPGA的嵌入式SOPC系统设计过程进行实际演练,具体包括:七段数码管时钟显示实例、串口通信DMA传输实例、LED灯控PWMIP核的设计实例、通用TFT-LCD控制器及PS2鼠标设计实例、对对碰游戏设计实例、GPS信息接收系统设计实例以及基于NiosII的I2C总线传输应用设计。经过这些例子的学习,读者设计的能力将迅速提升,产生质的飞跃。   编辑推荐《基于FPGA的SOPC嵌入式系统设计与典型实例》语言通俗,结构清晰,基础知识和大量工程实例结合,实践性强。不但详细介绍了基于FPGA的嵌入式SOPC系统设计的构架与软硬件编程,同时提供了应用设计思路与方案,对实例的所有程序代码做了详细注释,利于读者理解和巩固知识点。   《基于FPGA的SOPC嵌入式系统设计与典型实例》配有光盘一张,包含了全书所有实例的硬件原理图和程序源代码,方便读者学习和使用。《基于FPGA的SOPC嵌入式系统设计与典型实例》适合计算机、自动化、电子及硬件等相关专业的大学生,以及从事FPGA开发的科研人员使用。
2021-06-01 20:41:22 8.68MB FPGA SOPC 七段数码管 时钟显示
1
;20次中断,每次50ms。每次判断num(21自减)是否为0.直至为0,R5加1
2021-05-23 09:28:06 1KB 时钟程序
1