C语言实验-78-功能:求一个四位数的各位数字的立方和.c
2022-02-23 09:04:30 340B c语言 开发语言 后端
032、四位数字频率计数码管显示.7z
2022-02-21 09:05:28 28KB 单片机程序
TM1637 四位码管 Arduino库,提供TM1637.h、TM1637.cpp
2022-02-09 14:04:40 11KB arduino 数码管 TM1637
1
用EDA仿真并利用FPGA实验的四位数字频率计的一个报告
2021-12-26 13:50:44 142KB EDA
1
用verilog编写的四位加法器,编程环境是xilinx ise10.1
2021-12-25 22:43:57 388KB verilog 加法器 FPGA xilinx
1
数码管在现在的自动控制中的显示应用极为广泛,由于使用时间的问题会导致缺画的现象发生,为了便于大家更好找到合适的数码管进行更换,特给大家详细介绍
2021-12-24 09:47:09 712KB 四位 七段 数码管
1
四位ALU中规模集成电路逻辑图 M是状态控制端, M=1,执行逻辑运算 M=0,执行算术运算 F3~F0是运算结果 S0~S3是运算选择控制端, 决定电路执行哪种算术运算 或哪种逻辑运算。 Cn是ALU的最低位进位输入 A3~A0,B3~B0是 参加运算的两个数
2021-12-22 16:54:04 526KB 组成原理
1
C51程序 频率测量模块化程序库(等精度法)四位动态数码管显示 硬件调试通过 带电路图和proteus 仿真
2021-12-20 16:17:12 99KB C51程序 频率测量
1
关于4位ALU的数字逻辑设计报告,内容包括1.需求分析2.设计原理3.设计总体框图及流程4.实现和测试等内容
2021-12-19 17:20:06 127KB 数字逻辑 设计报告 ALU
1
1、了解数字系统设计方法 2、熟悉VHDL语言及其仿真环境、下载方法 3、熟悉Multisim环境 4、设计实现四位二进制减法计数器(缺0000 0001 0010) 工作计划与进度安排: 第一周 熟悉Multisim环境及QuartusⅡ环境,练习数字系统设计方法, 包括采用触发器设计和超高速硬件描述语言设计,体会自上而 下、自下而上设计方法的优缺点。 第二周 在QuartusⅡ环境中用VHDL语言实现四位二进制减法器(缺0000 0001 0010),在仿真器上显示结果波形,并下载到目标芯片上,在实验箱上观察输出结果。在Multisim环境中仿真实现四位二进制减法计数器(缺0000 0001 0010),并通过虚拟仪器验证其正确性。
2021-12-19 12:57:43 1.51MB vhdl 数电 模电
1