1.设计16路数显报警器,16路中某一路断开时(可用高低电平表示断开和接通),用十进制数显示该路编号,并发出声音信号;   2.报警时间持续10秒钟;   3.当多路报警时,要有优先级,并将低优先级的报警存储,处理完高优先级报警后,再处理之(附加)。
2021-10-21 11:33:19 477KB 数显报警器
1
VHDL程序 EDA 七人表决器 七人表决器VHDL程序 EDA
2021-10-20 21:44:31 72KB VHDL EDA 七人表决器
1
Zillow预测模型:使用Kaggle数据集的机器学习项目
2021-10-20 19:30:28 2.24MB machine-learning numpy scikit-learn eda
1
利用VHDL语言设计基于计算机电路中时钟脉冲原理的数字秒表。该数字秒表能对0秒~59分59.99秒范围进行计时,显示最长时间是59分59秒。计时精度达到10ms。复位开关可以在任何情况下使用,使用以后计时器清零,
2021-10-20 16:01:29 197KB EDA 电子秒表 VHDL
1
本文为Aldec的linting工具ALINT-PRO的中文培训材料,由Aldec中国的区域技术经理进行翻译、整理和撰写后发布,包含基本操作、快速上手实验等。
2021-10-20 15:33:07 1.12MB FPGA ALINT EDA工具 Aldec
1
1.设计一个具有定时和信息显示功能的微波炉控制器。 2.要求改微波炉控制器能够在任意时刻取消当前工作,复位为初始状态。 3.可以根据需要设置烹调时间的长短,系统最长的烹调时间为59分59秒;烹调开始后,能够显示剩余时间的多少。 4.显示微波炉控制器的烹调状态。
2021-10-20 00:55:57 1.41MB EDA
1
Use the supplied license.dat file when prompted.FEATURE XHDL xtek 2003.1228 permanent uncounted C0206597AF34 \ VENDOR_STRING=LXT-LND HOSTID=ANY SIGN=93749E4298A6
2021-10-19 22:43:05 3.78MB eda
1
EDA实验报告包括实验代码,仿真波形,电路图,引脚设置和下载等等
1
1.1基本要求 设计FPGA逻辑,以10Hz的频率,点亮DE0实验板上的发光二极管LED9~LED0,显示过程中各个点亮的发光二极管的亮度呈现出明暗变化,形似呼吸。 1.2扩展要求 设计FPGA逻辑,在满足基本要求产生发光二极管规定显示样式的前提下,简化逻辑结构(使用存储器保存显示样式),并产生更多的发光二极管显示样式。
2021-10-19 21:31:43 1.22MB verilog
1
数字时钟不是数字的始祖 的的的的的的ddddddd、
2021-10-19 17:57:05 1.22MB 时钟
1