基于FPGA的电压表与串口通信,本系统包括AD采集和串口通信两个部分,可以拿来直接做设计使用,全套资料,包括使用硬件软件操作说明等。
2023-03-21 16:51:43 5.31MB FPGA
1
快速傅立叶变换(FFT)作为时域和频域转换的基本运算,是数字谱分析的必要前提。传统的FFT使用软件或DSP实现,高速处理时实时性较难满足。FPGA是直接由硬件实现的,其内部结构规则简单,通常可以容纳很多相同的运算单元,因此FPGA在作指定运算时,速度会远远高于通用的DSP芯片。FFT运算结构相对比较简单和固定,适于用FPGA进行硬件实现,并且能兼顾速度及灵活性。本文介绍了一种通用的可以在FPGA上实现32点FFT变换的方法。
2023-03-21 11:07:18 7.98MB fpga 傅里叶变换(
1
基于Xilinx ISE的AXI CAN使用示例,介绍AXI CAN硬件配置,软核驱动库函数,波特率和过滤器设置,收发数据等。 https://blog.csdn.net/whik1194/article/details/129392466
2023-03-21 09:01:55 12.01MB CAN FPGA Xilinx Microblaze
1
文中介绍了一种基于FPGA的智能小车设计方案,系统采用FPGA产生的PWM波调控小车速度,红外线传感器TCRT5000检测路面上的黑色轨迹,并将检测到的信号反馈给控制芯片FPGA,FPGA由采集到的信号发出指令,控制小车电机驱动电路以调整行驶方向,从而使小车能够沿着黑色轨迹自动行驶,同时利用了超声波模块实时的检测前边的障碍物,实现了小车的避障循迹功能。
1
引言 高精度时间基准已经成为通信、电力、工业控制等领域的基础保障平台之一。时统设备通常采用晶体振荡器作为频率标准,但都由于晶振老化和温度变化等原因导致其频率长期稳定度差。随着GPS技术的发展和应用,利用GPS作为精确时间源的优良特性来同步本地时钟信息。但在实践中由于GPS提供的1pps信号经常受到干扰,如磁场干扰,多径误差等,造成误将干扰信号作为正常的1pps信号或GPS信号跟踪丢失等问题,导致测控系统出现误差过大现象,精度和稳定性难以保证。故1pps信号不能直接从GPS接收板作为精确的同步信号,必须通过技术处理,使其保持高精度和工作连续稳定性。目前针对上述问题文献多使用分立器件或单片机作为主控制器,需要添加外围时间间隔测量或鉴相等电路,不适宜用于压控晶振频率较高的场合。 本文是利用GPS提供的1pps秒脉冲信号,为解决上述问题,在FPGA(fieldprogrammablegatearray)的基础上利用干扰秒脉冲信号消除和偏差频率平均运算等方法,减少外围电路,既消减了GPS时钟信号的随机干扰误差,又消除了本地晶振时钟信号的累计误差,从而控制本地压控晶振输出频率,提高晶振的长期稳
2023-03-20 23:14:12 163KB 频率 晶振 FPGA 文章
1
System Generator for DSP是Xilinx公司开发的基于Matlab的DSP开发工具同时也是一个基于FPGA的信号处理建模和设计工具。文章介绍了在Matlab中使用System Generator for DSP实现FPGA硬件设计的方法,同时给出了一个应用实例。
2023-03-20 19:36:19 159KB Matlab FPGA
1
F4—LVDS接口LCD显示彩图测试-2023-02-25,是该文章对应的FPGA工程。主要完成了RGB接口到LVDS显示接口的转换,提供一种新的串并转换的方法,也可以作为大程序中的一部分用于数据显示,接口非常方便。
2023-03-20 19:18:25 1.18MB FPGA LVDS LCD
1
基于FPGA的数字锁相环源代码文件,已验证成功。数字锁相环不仅吸收了数字电路可靠性高、体积小、价格低等优点,还解决了模拟锁相环的直流零点漂移、器件饱和及易受电源和环境温度变化等缺点,此外还具有对离散样值的实时处理能力,已成为锁相技术发展的方向。
2023-03-20 13:20:57 3.17MB FPGA pll Verilog
1
本方法基于180阵元均匀半圆阵,通过阵元等效弦的转动,仅采用6组加权系数矢量即可在90°范围内产生540个波束,使存储量降低了两个数量级,从而有效降低对硬件存储资源的要求。
2023-03-20 11:16:14 87KB 圆阵 成像声纳 多波束形成 近场聚焦
1
基于FPGA的π/4-DQPSK 数字调制单元设计 论文
2023-03-20 10:55:26 1.42MB 论文
1