分频器FD,压控振荡器VCO,PFD的verilogA模型 用于Cadance仿真
2021-03-03 17:09:42 17KB FD VCO PFD VerilogA
1
cadence设计射频电路教程,全套资料,包括低噪放,混频器,压控振荡器,模拟射频芯片电路教程,喜欢的欢迎下载
2021-03-01 15:58:36 4.31MB cadence
1
一种基于数字可控电感的宽带压控振荡器
2021-02-25 17:05:18 1.32MB 研究论文
1
锁相的意义是相位同步的自动控制,能够完成两个电信号相位同步的自动控制闭环系统叫做锁相环,简称PLL。它广泛应用于广播通信、频率合成、自动控制及时钟同步等技术领域。锁相环主要由相位比较器(PC)、压控振荡器(VCO)。低通滤波器三部分组成,如图1所示。  压控振荡器的输出Uo接至相位比较器的一个输入端,其输出频率的高低由低通滤波器上建立起来的平均电压Ud大小决定。施加于相位比较器另一个输入端的外部输入信号Ui与来自压控振荡器的输出信号Uo相比较,比较结果产生的误差输出电压UΨ正比于Ui和Uo两个信号的相位差,经过低通滤波器滤除高频分量后,得到一个平均值电压Ud。这个平均值电压Ud朝着减小VCO输
1
ADS_RFIC设计实验教程(台湾交大),内容包含:LNA/宽带放大器/差分吉尔伯特下变频器/正交压控振荡器等设计。
2020-05-04 08:58:49 3.03MB 射频/微波
1
针对实际中锁相环设计复杂性,提出了采用MATLAB 仿真工具箱SIMULINK 对锁相环进行建模和仿真的方法, 优化设计方案。为验证、分析与锁相环跟踪锁定速率相关的因素,借助了 SIMULINK 软件的灵活性、直观性等优点,对 模型进行了多次参数修改和仿真,并测出多组实验数据。得出最佳设计方案。
1
大二所制渣作
2019-12-21 20:37:53 1.15MB 压控振荡器
1