在并网逆变器系统中,通常依靠锁相环获取电网电压的相位信息以确保并网电流与电网电压实现同步。本文以基于二阶广义积分锁相环(SOGI-PLL)的单相LCL型并网逆变器为例,基于电网阻抗对系统的影响,分析SOGI-PLL的小信号模型和基于阻抗稳定性判据的并网逆变器数学模型。结合伯德图和奈奎斯特曲线图,分析SOGI-PLL中PI调节器的各参数单独变化对并网系统稳定性的影响,提出一种基于稳定性的锁相环参数优化方法。在Simulink中搭建单相LCL型并网逆变器仿真模型,通过仿真验证了理论分析的正确性。
1
经典的锁相环设计技术大全第四版,学习PLL不容错过的好资料
2023-03-23 10:01:08 5.73MB 经典的锁相环分析设计大全
1
基于FPGA的数字锁相环源代码文件,已验证成功。数字锁相环不仅吸收了数字电路可靠性高、体积小、价格低等优点,还解决了模拟锁相环的直流零点漂移、器件饱和及易受电源和环境温度变化等缺点,此外还具有对离散样值的实时处理能力,已成为锁相技术发展的方向。
2023-03-20 13:20:57 3.17MB FPGA pll Verilog
1
随着大规模集成电路及高速数字信号处理器的发展,通信领域的信号处理越来越多地在数字域付诸实现。软件锁相技术是随着软件无线电的发展和高速DSP的出现而开展起来的一个研究课题。在软件无线电接收机中采用的锁相技术是基于数字信号处理技术在DSP等通用可编程器件上的实现形式,由于这一类型锁相环的功能主要通过软件编程实现,因此可将其称为软件锁相环(software PLL)[1]。      尽管软件锁相环采用的基本算法思想与模拟锁相环和数字锁相环相比并没有太大变化,然而其实现方式却完全不同。本文将建立软件锁相环的Z 域模型,分析软件锁相环中的延时估计、捕获速度及多速率条件下的软件锁相环模型问题[1]。
1
文中针对传统时钟产生电路精度低且抖动大的问题,开发与设计了一种基于改进延迟锁相环的时钟电路。电路仿真结果表明,当输入时钟信号频率为20~150 MHz时,输出时钟信号占空比稳定在(50±0.15)%,时钟抖动在0.8 ps之内,不仅实现了精度的增大,且还具有低抖动的功能,满足了高速高精度 ADC转换器的时钟要求。
1
导读:本文设计了一种高性能CMOS电荷泵锁相环电路,通过对传统电荷泵电路的改进,提高了充放电电流的匹配性,有效抑制了锁相环输出的相位偏差,提高了环路的稳定性。   锁相环(phase-locked loop,PLL)是一个闭环负反馈系统,能够准确地产生一系列与参考频率同相位的频率信号,是现代通信及电子领域中必不可少的系统之一,通常被用于频率合成、同步信号产生、时钟恢复以及时钟产生等。电荷泵锁相环(charge pump phase-locked loop,CPPLL)因其自身所具有的开环增益大、捕获范围宽、捕获速度快、稳定度高和相位误差小等优势,现已广泛应用在无线通信领域中。   在整个电
2023-03-08 16:35:11 714KB 改进型的CMOS电荷泵锁相环电路
1
ADF41513中文手册
2023-03-02 19:50:14 824KB pll 频率合成 变频 锁相环
1
锁相环(PLL)电路存在于各种高频应用中,从简单的时钟净化电路到用于高性能无线电通信链路的本振(LO),以及矢量网络分析仪(VNA)中的超快开关频率合成器。   参考上述各种应用来介绍PLL电路的一些构建模块,以指导器件选择和每种不同应用内部的权衡考虑,这对新手和PLL专家均有帮助。并且在文中参考了ADI公司的ADF4xxx和HMCxxx系列PLL和压控振荡器(VCO),并使用ADIsimPLL(ADI公司内部PLL电路仿真器)来演示不同电路性能参数。
2023-03-01 18:53:26 150KB PLL网络
1
2005 电子书 锁相环(PLL)电路设计与应用
2023-03-01 17:04:57 24.13MB 锁相环 鉴相器
1
用STM32F103采用SPI的方式实现与ADF4351的通信 ,实现锁相环芯片的控制
2023-02-23 09:38:08 2.92MB adf4351 adf4351_stm32 stm32_adf4351 stm32f103_adf*