基于VHDL语言的占空比50%的奇数分频器的实现方法,源代码及原理说明。
2021-11-23 00:35:49 185KB vhdl 奇数分频器
1
超酷的流水灯程序,间隔300ms先奇数亮再偶数亮……
2021-11-22 14:44:17 2KB 超酷的 流水灯程序 跑马灯
1
由老师整理的课后编程题,解决了学生在网上很难找到关于题号为奇数的编程题,方便大家的学习与参考
2021-11-21 11:31:58 3.3MB 课后习题(全套)
1
在跑一份代码时,效果一直提升不上去,偶然将3 * 3的卷积核换成了4 * 4的卷积核,效果奇佳,于是搜索了一下卷积核的大小对网络性能的影响,总结如下: 1.大卷积核和小卷积核 显然,大卷积核的感受野更大,自然提取特征的性能更好,一个5 * 5的卷积核可以由两个3 * 3的卷积核替换,但是带来的代价是:大卷积核的计算速度更慢,参数量更多。因此,通常使用小卷积核,小卷积核所需要的参数量更少,且产生了更多的特征 2.奇数卷积核和偶数卷积核 “Convolution with even-sized kernels and symmetric padding” 这篇论文,解释了偶数卷积核对网络的影
2021-11-17 16:41:10 351KB padding 卷积
1
吉米多维奇数学分析习题集(含答案).rar
2021-11-17 10:06:11 18.46MB 数学分析
1
蒜头君给了一个长度为 NN(不大于 500500)的正整数序列(正整数的值不超过 NN),请将其中的所有奇数取出,并按升序输出。 输入格式 共 22 行: 第 11 行为 NN; 第 22 行为 NN 个正整数,其间用空格间隔。 输出格式 增序输出的奇数序列,数据之间以逗号间隔。数据保证至少有一个奇数
2021-11-15 09:03:42 538B c语言
1
共享一个很好的通用N倍奇数分频资源,找了好久才找到的。
2021-11-09 11:40:48 21KB FPGA
1
基于Verilog的偶数、奇数、半整数分频以及任意分频器设计
2021-11-04 11:01:07 49KB Verilog
1
离散数学及其应用第6版所有题的答案包括奇数题及偶数题
2021-11-03 02:55:38 7.69MB 离散数学
1
计算机科学 离散数学及应用 课后题 答案
2021-10-31 21:27:28 20.97MB computer science
1