行业分类-物理装置-具有弧度的显示屏模组以及拼接屏.zip
FPGA读写OV5640摄像头显示例程 Verilog逻辑源码Quartus工程文件+文档说明,FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。 本实验将采用 500 万像素的 OV5640 摄像头模组(模块型号:AN5640)为大家显示更高分辨率 的视频画面。OV5640 摄像头模组最大支持 QSXGA (2592x1944)的拍照功能,支持 1080P、720P、 VGA、QVGA 视频图像输出。本实验将 OV5640 配置为 RGB565 输出,先将视频数据写入外部存储 器,再从外部存储器读取送到 VGA、LCD 等显示模块。 module top( input clk, input rst_n, output cmos_scl, //cmos i2c clock inout cmos_sda, //cmos i2c data input cmos_vsync, //cmos vsync input cmos_href, //cmos hsync refrence,data valid input cmos_pclk, //cmos pxiel clock output cmos_xclk, //cmos externl clock input [7:0] cmos_db, //cmos data output cmos_rst_n, //cmos reset output cmos_pwdn, //cmos power down output vga_out_hs, //vga horizontal synchronization output vga_out_vs, //vga vertical synchronization output[4:0] vga_out_r, //vga red output[5:0] vga_out_g, //vga green output[4:0] vga_out_b, //vga blue output sdram_clk, //sdram clock output sdram_cke, //sdram clock enable output sdram_cs_n, //sdram chip select output sdram_we_n, //sdram write enable output sdram_cas_n, //sdram column address strobe output sdram_ras_n, //sdram row address strobe output[1:0] sdram_dqm, //sdram data enable output[1:0] sdram_ba, //sdram bank address output[12:0] sdram_addr, //sdram address inout[15:0] sdram_dq //sdram data ); parameter
1.开发工具IDE(编译器):system workbench for stm32(eclipse核心,需要预先安装Jre) 2.stm32f746g Discovery开发板连上stm32f4Dis-Cam(Ov9655) 3.用大小头USB把PC机和开发板usb_hs口连接(不要忘记把跳线插入usb_hs端子) 4.打开PC机的摄像机,转换成UVC interface即可成像(预览模式)
2021-08-04 14:37:10 17.48MB ov9655 UVC webcam stm32f746g-disco
1
显控与西门子PLC通讯驱动简介.pdf 介绍了关于显控与西门子PLC通讯驱动简介的详细说明,提供通讯与网络的技术资料的下载。
1
开关电源RCD电路参数选择与计算(陶显芳).pdfpdf,开关电源RCD电路参数选择与计算(陶显芳)
2021-08-03 23:24:00 3.18MB 开关电源
1
i7-8569U,核显锐矩655(Iris Plus Graphics 655)与i7-8559u同款核显参数很接近,所以应该也通用,屏幕分辨率为1080P。其他为原黑果小兵MacOS11.2(bigsur)的通用EFI版本,内置英特尔和博通网卡驱动。肝了好久资料才搞好,所以选择付费下载。
2021-08-03 18:00:52 67KB I7-8569U 锐矩655核显 黑苹果
电力设备与新能源行业周报:户用光伏高增显需求韧性,6月电车增长含金量高.pdf