锁相环(PLL)电路设计与应用 日本人编写的
2020-03-07 03:17:00 24.08MB 锁相环 PLL 电路 设计
1
第1章是简短的引言,介绍锁相环领域的情况。第2章安排涉及混合信号锁相环的理论,设计和混合信号PLL的应用。讨论了不同类型的鉴相器(线性的和数字的),具有电荷泵输出的鉴频鉴相器、环路滤波器(无源和有源)以及压控振荡器。给出了典型混合信号锁相环的应用,例如重定时和时钟恢复,控制马达速度等。 因为频率综合器是DPLL数字锁相环最重要的应用之一,所以单立第3章深入讨论数字锁相环频率综合器。因为相位抖动和寄生边带是频率综合器最烦人的现象,我们给出了不同的解决这些问题的方法,即抗齿隙式电路和高阶环路滤波器。此外,还分析了整数N和分数N两类综合器并说明后者可以非常快地捕获锁定,其特点是在跳频(扩频)应用中具有很大的好处;最新一代的移动电话中,扩频技术将越来越重要。接着说明了简单的频率综合器可以单环实现,而高性能系统中必须使用多环结构。
2020-02-09 03:16:56 18.04MB 锁相环设计
1
日本ROHM公司新推出了BH1417F是一个最简单而又实用的集成电路,它集锁相环电路、立体声编码电路、发送电路,外围加上几个几件就组成了一台高频定多频点的HI-FI调频立体声发送器。而且它设置了预加重电路、限幅电路及低通滤波器,可明显地改善音质。其总谐波失真达到了0.3%,立体声分离度为40dB,RF输出电平为100 dB。
2020-01-15 03:16:03 363KB BH1417 锁相环
1
传统的PLLmatlab模型,很好的资料,工程上采用的三相锁相方法,你值得拥有!
2020-01-12 03:03:26 13KB matlab model PLL
1
自己搭建的锁相环电路PLL-pll0.mdl 自己搭建的锁相环电路(PLL)
2020-01-10 14:44:41 32KB matlab
1
给电子系统设计者提供一些必须的工具 总页数260页 分两大部分 锁相环路和频率合成器
2020-01-03 11:43:35 10.68MB 锁相环
1
利用CD4046制作的频率合成计,其中包括锁相环部分,以及滤波器部分
2020-01-03 11:40:36 3.55MB CD4046 锁相环 频率合成计
1
MICROCHIP方案的PLL观测器C语言实现。无静差影响,在磁链值与电阻值 电感值调试正确的情况下较滑膜观测器具有更准确的角度以获得更高的效率。
2020-01-03 11:40:31 5KB 参考
1
奈奎斯特型锁相环,压控振荡器,环路滤波器,鉴相器,DDS
2020-01-03 11:40:14 885B PLL
1
自己编写的模拟鉴相器锁相环思路,希望可以帮助大家学习通信系统里的锁相环。
2020-01-03 11:39:53 3.48MB 通信算法 锁相环 QPSK BPSK
1