是VERILOG HDL 程序设计实例详解一书中的例子,各个章节内容包括在内,很详细。
2021-09-01 15:04:14 23.64MB verilog fpga 程序设计
1
AD9854芯片介绍: AD9854内部包括一个具有48位相位累加器、一个可编程时钟倍频器、一个反sinc滤波器、两个12位300MHz DAC,一个高速模拟比较器以及接口逻辑电路。 其主要性能特点如下: 1. 高达300MHz的系统时钟。 2. 能输出一般调制信号,FSK,BPSK,PSK,CHIRP,AM等。 3. 100MHz时具有80dB的信噪比。 4. 内部有4*到20*的可编程时钟倍频器。 5. 两个48位频率控制字寄存器,能够实现很高的频率分辨率。 6. 两个14位相位偏置寄存器,提供初始相位设置。 7. 带有100MHz的8位并行数据传输口或10MHz的串行数据传输口。 AD9854外围电路设计如截图: 附件内容包括: AD9854外围硬件电路设计原理图PDF档; 基于AD9854的FPGA测试程序; 基于DDSAD9854产生各种波形;
2021-08-29 23:07:28 7.76MB ad9854 dds波形程序 电路方案
1
STM32开发板FSMC读写FPGA程序
2021-08-22 15:05:54 1.92MB STM32 FSMC FPGA
1
FPGA在系统上电时,需要从外部载入所要运行的程序,此过程被称为程序加载。多数情况下,FPGA从外部专用的 EPROM读入程序。这种方式速度慢,而且只能加载固定的程序。显然,当系统需要容量大而且 FPGA要加载的程序可以根据需要有选择的加载时不能采用这种方法。本文实现了一种基于外部处理器的加载方法,速度快,而且可以根据设置给FPGA加载相应的程序。
2021-08-07 22:15:24 93KB FPGA程序加载
1
1553B总线远程终端的FPGA程序设计.pdf
2021-07-13 16:00:26 215KB FPGA 硬件技术 硬件开发 参考文献
本文档是使用Verilog HDL语言写的贪吃蛇游戏源码,有需要的朋友可以参考下
2021-07-08 16:41:25 5.37MB 贪吃蛇 FGA Verilog HDL
1
FPGA开发 DDR SDRAM的接口FPGA程序 Verilog
2021-07-05 11:28:43 5KB SDRAM
1
verilog FPGA dsp6713之HPI主从通讯
2021-06-21 14:01:19 2.45MB HPI通讯 FPGA程序
1
ZYNQ FPGA程序固化主要分3个步骤: 1创建BOOT.bin 2将bit文件导入SDK 3QSPI-FLASH启动
2021-06-16 16:01:18 3.42MB ZYNQFPGA程序固化
1
fpga程序46_uart_hdmi_640x480.zip
2021-05-27 14:00:59 6MB fpga程序46_uart_hd