FPGA在时序逻辑电路设计中的应用.pdf
2021-07-13 19:04:22 274KB FPGA 硬件技术 硬件开发 参考文献
《VHDL硬件描述语言与数字逻辑电路设计》(西电版).pdf 侯伯亨 顾新 编著
2021-07-05 23:29:47 18.45MB VHDL 硬件描述语言 数字逻辑电路设计
1
设计一个十字路口交通信号灯控制器,其要求如下: 1.满足如图4.1顺序工作流程。 图中设南北方向的红、黄、绿灯分别为NSR、NSY、NSG,东西方向的红、 黄、绿灯分别为EWR、EWY、EWG。 它们的工作方式,有些必须是并行进行的,即南北方向绿灯亮,东西方向红 灯亮;南北方向黄灯亮,东西方向红灯亮;南北方向红灯亮,东西方向绿灯亮;南北方向红灯亮,东西方向黄灯亮。 2. 应满足两个方向的工作时序:即东西方向亮红灯时间应等于南北方向亮黄、绿灯时间之和,南北方向亮红灯时间应等于东西方向亮黄、绿灯时间之和。时序工作流程图见图4.2所示。 图3.3中,假设每个单位时间为3秒,则南北、东西方向绿、黄、红灯亮时间分别为15秒、3秒、18秒,一次循环为36秒。其中红灯亮的时间为绿灯、黄灯亮的时间之和,黄灯是间歇闪耀。
2021-06-30 08:46:27 20KB proteus 交通灯 数电设计
1
交通灯控制器电路是由计数电路,脉冲信号源,组合逻辑门控制电路,译码器以及特殊情况下需要的手动电路组成的。在不同工作状态下,计数器对单位时钟脉冲进行计数,其输出不仅控制着交通灯的变化,而且控制着下一状态的启动及上一状态的复位。
2021-06-22 22:21:50 270KB 数字电子
1
数字电子钟逻辑电路设计,很适合学习数字电路的人用于课程设计
2021-06-20 15:21:57 1.08MB 电子钟
1
这是本人自己做的课程设计Multisim仿真 定时器控制逻辑电路设计 希望能给各位一个参考
2021-06-19 00:47:32 630KB Multisim 定时器 逻辑电路
1
这些是《逻辑电路设计DE2-115实战宝典》书中的各例程的源代码 内附本书目录可对应明确代码设计,需要的拿去吧
2021-06-16 17:17:20 49.53MB 逻辑电路设计 DE2-115 实战宝典 各例程
1
简易交通灯控制逻辑电路设计报告 一、 设计任务和要求 设计一个简易交通灯控制逻辑电路,要求: 1、 东西方向绿灯亮,南北方向红灯亮,时间15s。 2、 东西方向与南北方向黄灯亮,时间5s。 3、 南北方向绿灯亮,东西方向红灯亮,时间10s。 4、 如果发生紧急事件,可以动手控制四个方向红灯全
2021-05-24 12:52:27 716KB 123
1
数字电路课程设计的报告,包括部分代码和截图 设计目的 学会应用数字方法设计电路 进一步提高maxplus2软件的应用能力 培养学生实践的综合实力 二、设计方案 用maxplus2软件设计多功能数字钟,采用层次化的设计方法,底层使用VHDL语言设计各模块的功能,然后使用画图方法设计顶层。 设计中包括计时,校时,整点闹铃,闹钟4大模块 计时模块:用VHDL语言设计24进制计时、60进制计分、60进制计秒模块,秒的进位为分的计数脉冲,分的进位为时的计数脉冲,按键MM选择六选一多路选择器动态输出,频率设定为256hz,然后将二进制转为七段显示码动态显示 校时模块:因为SA.SB.SC是产生抖动,所以用频率64HZ的D触发器消除抖动,当按键时,通过二选一选择4HZ频率调节。Sa键按下时计时器就会迅速递增以调节为所需时间,SB键按下则是计分器迅速递增并调节,SC键时清零秒位。 整点闹时:当59分50秒时开始闹时,按键sin选择alart模块,当时间为59分50.52.54.56.58秒时,报时频率为512HZ,00:00时为1024HZ 闹钟模块:按键MC选择settime模块,然后MA.MB按键选择设定时分闹钟时间,按键set选择compare模块比较时间和设定时间的时。分闹时,闹钟时间为1分钟、 分频模块:用一个11位二进制,在时钟信号clk下,逐渐递增,根据原理可知,此二进制的每一位均可代表不同频率,在本次设计中,用到的是1hz,4hz,64hz,512hz,1024hz,所以输出只需要二进制的0,2,6,9,10位
2021-05-23 22:35:44 426KB 数字逻辑电路,闹钟
1
用maxplus2设计的电子钟,包含闹钟等模块,用动态扫描完成,希望对大家有用。
1