本实验利用两位二进制数乘法中乘数各位与被乘数相乘后移位相加的原理,拓展得到两个四位二进制数相乘原理。在max+plus2上进行原理图设计和软件仿真,软件通过后,下载到EPF10K10中,在GW48系列EDA/SOC实验开发系统完成硬件调试。
2022-12-24 18:26:45 397KB 乘法器 数电 maxplus2
1
MAXplus2是一款应用于硬件编程的编程软件,本文件教你快速掌握其编程,仿真方法。 [turboc++.zip] - 提供一种中文版的C语言或C++的编程工具 共3分 软件安装:执行emax10_0.EXE 许可证安装:完成后把license.dat文件拷贝到您的硬盘。 启动max+plus2软件,点击option菜单,选license setup,点击Browse,选择你 刚才拷贝的licese.dat的路径即可。
2022-05-29 11:20:30 14MB MAXplus2
1
内容很完全的MAXII教程,一般的问题都在里面啦~
2022-04-10 00:17:15 4.52MB maxplus教程
1
是Altera公司推出的的第三代PLD开发系统(Altera第四代PLD开发系统被称为:Quartus,主要用于设计6万-100万门的大规模CPLD/FPGA).使用MAX+PLUSII的设计者不需精通器件内部的复杂结构。设计者可以用自己熟悉的设计工具(如原理图输入或硬件描述语言)建立设计,MAX+PLUSII把这些设计转自动换成最终所需的格式。其设计速度非常快。对于一般几千门的电路设计,使用MAX+PLUSII,从设计输入到器件编程完毕,用户拿到设计好的逻辑电路,大约只需几小时。设计处理一般在数分钟内内完成。特别是在原理图输入等方面,Maxplus2被公认为是最易使用,人机界面最友善的PLD开发软件,特别适合初学者使用。
2021-10-10 09:23:50 39.86MB maxplus2
1
MAXPLUS2设计数字钟。数字式电子钟实际上是一个对标准1Hz进行计数的计数电路,秒计数器满60后向分计数器进位, 分计数器满60后向时计数器进位, 时计数器按24或12翻1规律计数, 计数输出经译码器送数码管显示器, 由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加上一个校时电路。
2021-10-05 15:00:21 356KB 数字钟 EDA
1
maxplus2 四路抢答器代码 课设 四路抢答器代码 四路抢答器代码
2021-10-01 20:40:57 1.68MB 四路抢答器代码
1
VHDL语言在MAXPLUS2使用的详细图解教程,对初学者帮助很大!
2021-07-06 16:44:43 1.34MB VHDL maxplus2
1
这是一个word文档,里面介绍了maxplus2安装方法以及介绍了该软件的使用方法。此资源可以帮助你解决在eda中使用maxplus2软件中遇到的很多问题!谢谢使用!
2021-06-24 18:29:18 25KB maxplus2
1
1、支持MAX+PLUS II全部功能,包括原理图输入、VHDL/AHDL输入、编译、仿真、定时分析、编程。为方便下载,这一版本仅提供对EPM7000/EPM7000S/EPM7000A的支持; 2、安装很简单,只需将文件安装unpack在c:\maxplus2\目录; 3、C:\maxplus2下面的maxplus2.exe是其可执行文件,可快捷方式到桌面。
2021-06-22 15:04:30 50.57MB MaxPlus2
1
配合MaxPlus2软件
2021-06-22 14:02:42 1.58MB MaxPlus2软件使用
1