将 Xilinx BMG IP 核配置成一个真双端口的 RAM 并对其进行读写操作。 在PS端通过串口输入数据给BRAM,写操作完成后再把数据读回,在串口打印出来。在PL端把RAM中的数据读出,将其输送给其他模块进行功能选择配置。
2023-12-26 19:46:05 58.26MB fpga
1
基于FPGA的高精度积分器系统设计.pdf
2023-12-26 19:22:13 13.3MB
1
扫描完整版带书签
2023-12-26 11:30:52 139.32MB Cortex
1
大二计算机组成原理作业,文件内包含了单周期CPU项目所有模块(包括顶层模块)源代码,纯手写。其中还有用来测试部分模块的仿真代码。
2023-12-26 01:50:44 1.73MB fpga cpu 计算机组成原理
1
摘 要:针对传统基于单片机、GSM 技术、ArcGIS ( MapInfo 或 Google Map ) 的车辆监控系统功能单一、通信费用高、可移植性差、定位精度不高等缺点,提出一种新的车辆监控系统解决方案:以 ARM9 S3C2410 控制 GPRS 模块接入 Internet,实现车载端和监控中心的无线数据传输,同时在监控中心引入 51ditu、Web Service 和数据库,完成车辆定位和用户接入访问,可广泛应用在国内城市公共交通、出租车、旅游车、危险品运输和物流等车辆管理方面。   1 系统需求及应用分析   随着我国城镇化进程加快,地铁、轻轨、快速公交等现代化公共交通快速发展,
2023-12-25 21:04:16 411KB GPRS
1
最新Android SDK (4.1): 下载安装顺序: 首先下载安装 【Android 4.1 SDK Tools 20.0.1】 http://download.csdn.net/detail/joe9i0/4462908 然后下载以下包解压到SDK Tools的安装目录 【ARM EABI v7a System Image】 文件超过上传限制,分割为2个部分, 下载后使用7zip解压. ① http://download.csdn.net/detail/joe9i0/4488695 ② http://download.csdn.net/detail/joe9i0/4488705 【SDK Platform】 http://download.csdn.net/detail/joe9i0/4462924 【Google USB Driver】 http://download.csdn.net/detail/joe9i0/4488675 【Android SDK Platform-tools】 http://download.csdn.net/detail/joe9i0/4463093 【Documention for Android SDK】 文件超过上传限制,分割为2个部分, 下载后使用7zip解压. ① http://download.csdn.net/detail/joe9i0/4463138 ② http://download.csdn.net/detail/joe9i0/4463158 【Samples for SDK】 http://download.csdn.net/detail/joe9i0/4463213 【Google APIs】 http://download.csdn.net/detail/joe9i0/4463222 【Sources for Android SDK】 http://download.csdn.net/detail/joe9i0/4488670
2023-12-24 12:56:25 66.76MB Android ARM EABI SystemImage
1
国产FPGA公司安路科技FPGA开发工具中自带有SDIO ip核,该资源对该IP核的功能进行了测试,并可以利用TD软件自带的在线调试工具进行验证。资源中附带了安路sdio ip核的介绍,方便大家查看,该源码使用的是TD5.6版本,直接可以上板使用。开发板来自米联客,博主为了测试安路科技的sdio ip核性能,因此购买了米联客的开发板,并对该ip核进行了测试,能够进行SDIO模式下的SD卡读写。
2023-12-23 12:48:23 5.45MB 网络协议 FPGA SDIO
1
这个大家可能会用到,这个代码是关于控制rs232串口输入vga显示,对一些刚入门的verilog新手挺有帮助。简单暴力
2023-12-23 11:51:02 3.77MB FPGA rs232 verilog
1
可在MaxPlus Ⅱ或Quartus Ⅱ等软件平台上进行仿真模拟,本人上一篇文章有仿真图像,可进行参考。 主要基于FPGA进行自动售货机控制系统的设计与实现。系统采用硬件语言VHDL进行描述和设计,在开发软件MaxPlus Ⅱ中进行仿真与模拟。 本系统中包括六个主要模块,分别为选择商品模块、投币模块、计时模块、出货模块、找零模块、显示模块,用VHDL语言描述各个子模块,并实现各子模块和总体系统的互相调用。将程序在MaxPlus Ⅱ软件平台上进行编译仿真,通过分析仿真结果,自动售货机系统具有商品选择、投币处理、比价、出货找零、计时、异常退币等主要功能,符合设计要求。
2023-12-22 21:42:23 5KB fpga开发
1
要实现FPGA和PC之间的USB通信,需要在它们之间加入一个USB的控制器,在AX516/AX545开发板中采用了Cypress公司EZ-USB FX2LP系列的CY7C68013A。
2023-12-21 21:43:44 532KB FPGA usb 14.7 XLINX
1