ESXi-6.5.0-20200704001-standard-customized.iso
2021-09-03 13:02:30 340.02MB ESXi6.5
1
MIPI Alliance Standard for Display Bus Interface (DBI-2), version 2.00, MIPI Alliance, Inc., 29 November 2005
2021-09-02 17:21:43 730KB MIPI DBI-2 V2.00
1
UL+ISO standard for unmanned aircraft systems(UAS).7z
2021-09-02 12:01:49 24.68MB 资料
车载相机图像质量标准IEEE P2020白皮书; LED flicker standards image quality for viewing image quality for computer vision 列举现存图像质量标准与车用相机实际需求间的差距;
2021-09-02 11:32:32 7.42MB P2020 white paper automotive
1
本文档定义了 DDR4 SDRAM 规范,包括特性、功能、交流和直流特性、封装和球/信号分配。 本标准旨在为 x4、x8 和 x16 DDR4 SDRAM 设备定义符合 JEDEC 的 2 Gb 至 16 Gb 的最低要求集。 该标准是基于 DDR3 标准 (JESD79-3) 以及 DDR 和 DDR2 标准(JESD79、JESD79-2)的某些方面创建的。
2021-09-01 12:01:14 8MB JEDEC JESD79-4C DDR4 SDRAM
mysql-standard-5.0.27-linux-i686.tar.gz下载
2021-08-31 16:20:47 44.82MB mysql linux i686 下载
1
mysql-standard-5.0.27-linux-i686-glibc23.tar.gz
2021-08-30 15:09:09 28.72MB mysql linux
1
最新完整英文电子版 本标准文件定义了DDR5 SDRAM规范,包括特性、功能、AC和DC特性、封装和球/信号分配。本标准的目的是为符合JEDEC标准的8Gb至32Gb的x4、x8和x16 DDR5 SDRAM器件定义最低要求集。该标准是基于DDR4标准(JESD79-4)和DDR、DDR2、DDR3和LPDDR4标准(JESD79、JESD79-2、JESD79-3和JESD209-4)的某些方面制定的。
2021-08-30 14:12:00 18.59MB JEDEC JESD79-5 DDR5 SDRAM
CoaXPress 是一种非对称的高速点对点串行通信数字接口标准。该标准容许设备通过单根同轴电缆连接到主机,以高达6.25G比特/秒的速度传输数据
2021-08-29 15:34:49 2.72MB CoaXPress
1
DL/T 860.5对所有相关逻辑节点,采用IEEE设备功能序号(仅对继电保护和某些继电保护有关的逻辑节点,参照IEEE标准C.37.2 1996) IEEE标准C.37.2 1996已经废除,新版为此版本IEEE标准C.37.2 2008
2021-08-27 11:34:51 2.33MB IEEE Standard IEEE 电气标准
1