PRBS发生器并行实现方法 现在我们知道PRBS发生器的串行实现方式,每隔一个串行时钟发出一位,那么10个时钟后应该输出什么呢?在此先做一个约定,串化是按照高位先行。例如 1001 1100 11 ,高位先行就是 1..0..0..1 1 1 0 0 11。下边推导PRBS 7并行实现方法。 问题:正如前面讲到的速率已经上升到Gbps,在数字处理如何实现这么高的速度,而据了解现目前A/D可达到的最高速度还远远低于这个速度。据之前的实验经验即使采用ALTERA的Stratix IV FPGA 验证数字设计,当时钟上到400M以后就很难通过综合。实际应用中并不会采取这种串行输出的方式,而是采取并行实现方式。 在高速SERDES中TX端是以10/1的压缩率进行数字处理。采取并行方式实现PRBS 发生器。
2022-06-16 17:32:40 280KB prbs serdes
1
总结的两篇serdes知识文章,大概有一百多页,从原理到应用测试进行的系统全面的讲解,是值得入手的好资料
2022-05-05 19:18:08 4.75MB serdes
1
DFE Serdes 16Gbps documentation and design
2022-04-25 23:45:00 1.24MB SerDEs
1
一篇讲解8B/10B编码的硕士论文,写的比较全面
2022-04-20 15:27:58 216KB 8B/10B 编码器 serdes
1
serdes的高速接口
2022-04-07 19:03:51 1.49MB FPGA
涵盖了serdes的应用范围,原理,核心技术,以及使用的测试方法全流程,看完后完全掌握serdes知识
2022-03-14 12:55:55 3.64MB serdes
1
摘要:本应用笔记介绍如何通过吉比特多媒体串行链路(GMSL) SerDes的远端I2C接口访问16位寄存器地址。   引言   Maxim吉比特多媒体串行链路(GMSL)串行器/解串器(SerDes)系列包括MAX9249、MAX9259、MAX9260、MAX9263和MAX9264,具有UART/I2C转换器,用于远端控制I2C接口外设。这些外设包括相机传感器、I/O端口扩展器、音频模/数转换器(ADC)和数/模转换器(DAC),以及LED照明。   在GMSL数据资料和相关技术文件中,通过UART端口直接连接至电子控制单元(ECU)的一端被称为"本地端",另一端被称为"远端".
1
VIVADO2017.4版本; 可修改发送数据,可查看仿真波形。
2022-01-24 14:03:35 36.94MB fpga开发 GTX xilinx serdes
1
When most system designers look at serializer/deserializer (SerDes) devices, they often compare speed and power without considering how the SerDes works and what it actually does with their data. Internal SerDes architecture may seem irrelevant, but this overlooked item can dictate many important system parameters like system topology, protocol overhead, data formatting and flow, latency, clocking and timing requirements, and the need for additional buffering as well as logic. These issues can have a big impact on system cost, performance, and efficiency.
2021-12-28 15:05:29 606KB SerDes 8b/10b
1
加州大学伯克利分校关于serdes均衡技术的论文,值得一看。
2021-12-27 14:55:36 3.37MB equalization dfe ffe ctle
1