基于QuartusⅡ的数字逻辑电路设计技术基础 常见组合逻辑电路 时序逻辑电路的分析与设计
2022-05-18 11:46:41 23.05MB Quartus Verilog EDA
1
介绍了一种运用FPGA开发软件Quartus Ⅱ设计的数字频率计。该数字频率计的1 Hz~1 MHz输入被测脉冲信号具有频率测量、周期测量、脉宽测量和占空比测量等多种用途,其测试结果由3只七段数码管稳定显示,测试量程可自动切换,测量误差小于等于0. 1%
2022-04-25 22:57:44 327KB FPGA Quartus 数字频率计
1
基于Quartus II的FPGA/CPLD数字系统设计实例 中图法分类号: TP332.1/684 周润景, 图雅, 张丽敏编著 电子工业出版社 第1章 Altera Quartus II开发流程 1.1 Quartus II软件综述 1.2 设计输入 1.3 约束输入 1.4 综合 1.5 布局布线 1.6 仿真 1.7 编程与配置 第2章 Altera Quartus II的使用 2.1 原理图和图表模块编辑 2.2 文本编辑 2.3 混合编辑(自底向上) 2.4 混合编辑(自顶向下) 第3章 门电路设计范例 3.1 与非门电路 3.2 或非门电路 3.3 异或门电路 3.4 三态门电路 3.5 单向总线缓冲器 3.6 双向总线缓冲器 第4章 组合逻辑电路设计范例 4.1 编码器 4.2 译码器 4.3 数据选择器 4.4 数据分配器 4.5 数值比较器 4.6 加法器 4.7 减法器 第5章 触发器设计范例 第6章 时序逻辑电路设计范例 第7章 存储器设计范例 第8章 数字系统设计范例 第9章 可参数化宏模块及IP核的使用 第10章 DSP Builder设计范例 第11章 基于FPGA的射频热疗系统的设计 第12章 基于FPGA 的直流电动机伺服系统的设计 附录A 可编程数字开发系统简介 参考文献
2022-03-12 20:03:43 51.37MB QuartusⅡ
1
简单的CPU设计,采用QuartusⅡ软件实现。压缩包中有每个元件的设计,也有最终的CPU(压缩包中名为middle)
2021-12-30 13:44:48 1.7MB CPU,指令集, cpu设计quart cpu设计 quar
1
CPU是广泛使用的串行数据通讯电路。本设计包含发送器、接收器和波特率发生器。设计应用EDA技术,基于FPGA/CPLD器件设计与实现CPU。本文利用Quartus Ⅱ软件仿真环境,基于FPGA(现场可编程门阵列)/CPLD(复杂可编程逻辑器件)设计与实现16位CPU的设计方案。
2021-12-28 15:08:36 358KB QUARTUS FPGA/CPLD CPU
1
初学者,新手,可能有错误,欢迎指正。希望大家喜欢~~~
2021-07-08 17:44:52 11.95MB eda quartus
1
基于FPGA的洗衣机控制器设计,主要通过使用VerilogHDL语言,在Quartus2上完成电路设计以及程序开发模拟。实现以洗衣机控制器为核心,加上必要的外围电路,能够对洗衣机工作状态自由控制。全部程序由控制器模块,分频模块,按键去抖模块,显示译码模块组成,顶层模块使用原理图实现,底层由Verilog HDL语句实现。核心控制器FPGA根据控制端口的信号输入,向洗衣机发出正传,反转,待机信号,并通过数码管和LED灯显示当前的工作状态以及工作时间。该洗衣机控制电路可以方便快捷的实现对洗衣机的控制和状态的显示功能,同时具有紧急暂停待机功能,保证控制的可靠性,以及洗涤循环次数报警功能,提高任务精度。
2021-06-23 12:21:50 1.29MB 洗衣机 FPGA QuartusⅡ Verilog
1
EDA设计-Quartus Ⅱ软件设计多功能数字钟实验报告
2021-06-20 22:40:50 596KB Quartus 多功能数字钟 实验报告
1
设计两个四位二进制数的加减运算显示电路。要求:一个控制加减运算的功能按键;两数相加的绝对值不大于15;用两个七段数码管显示算术运算结果(0~15);当运算结果为负数时,红色发光二极管亮。
1
fpga经典课本, 周润景, 苏良碧编著
2021-05-14 10:02:29 39.86MB fpga
1