设计了基于S O PC的SPWM波形电路。 在Quartus II 9. 0环境中,使用Verilog HDL和模块设计方法完成了设计。 所选择的FPGA模型是EP 2 C 35F 672 C 6在Cyclone系列。 据正弦波PWM的不规则采样的原则,使用实-时间上重叠正弦波和三角波,周期性调节SPWM波得以实现。 仿真结果表明,SPWM发生器IP内核可以嵌入到专用处理器中,并实现SPWM组件的驱动。
2022-02-24 16:55:51 256KB SOPC; FPGA; SPWM; sin
1
LED大屏幕作为现代信息发布的重要媒体,正受到社会各界尤其是商业界、广告界的极大重视,被广泛应用于上业、交通、商业、广告、金融、体育比赛、电子景观等。
2022-02-23 20:55:59 282KB 旋转LED屏 SOPC 文章 技术应用
1
这是一片硕士论文,很详细,主要介绍LCD的设计,是图像的LCD,不是简单的1620
2022-02-14 13:26:12 395KB 基于SOPC的LCD控制器IP核的设计
1
基于SOPC的分布式干扰系统嵌入式网关设计,摘要:分布式干扰是对抗现代雷达网、通信网、武器制导网和预警机的有效手段,网络是分布式干扰系统发挥作战性能的重要保证。为了解决分布式干扰系统网络通信的需求,设计了基于FPGA且具有网络通信功能的SoPC,开发了
2022-01-04 14:33:45 207KB 分布式干扰
1
可编程片上系统(SOPC)是一种特殊的嵌入式系统,它设计方式灵活,具备软硬件在系统可编程功能。SOPC 在设计上以集成电路IP 核为基础,而自行开发的SOPC IP 核,根据实际硬件资源和功能任务需求来定制显示控制功能,可以增强系统可靠性和设计灵活性,降低了成本。目前针对LCD 显示屏设计的控制器IP 核文章较多[1-2],但对于TFT-LCD 触控屏设计的控制器IP 核文章较少[3],而且这类文章中很少见对控制器各个模块进行仿真验证内容。   文中提出一种针对TFT-LCD 触控屏控制器IP 核的设计方法。该控制器具有Avalon 总线接口,与其他标准IP 核一起构成以NiosⅡ为的片上系
2022-01-01 20:34:33 183KB 基于SOPC 的触控屏控制器IP核设计
1
为了解决信号发生器的一些具体问题,如需要它能产生多种信号、工作稳定、成本低等,因此采用GW48型SoPC开发系统,以Nios软核为控制核心,来实现参数可调的任意波形DDS信号源。重点阐述系统硬件方案、软件设计,并对整个系统进行了仿真,仿真结果符合设计要求,具有方案设计便捷、集成度高、扩展灵活和功能全面等特点。
2021-12-15 19:20:35 68KB SOPC DDS NIOS 任意波形信号发生器
1
运用基于NIOS II嵌入式处理器的SoPC技术,设计了一个任意信号发生器,不仅可以输出正弦波、方波、三角波和锯齿波等常见波形,且各波形的频率和幅度可调,可根据用户需要进行现场编程,具有控制灵活、输出频率稳定、准确、波形质量好和输出频率范围宽等优点。
2021-06-26 16:33:29 314KB 可编程片上系统
1
基于fpga和sopc的简易信号发生器(DDS)设计,有详细的设计步骤。资源分只是为了方便向其他人学习,如果有谁非常需要,可以Email:79921805@163.com ,可以赠送。
2021-06-06 16:52:39 5.82MB FPGA NIOS SOPC
1
学校课设题目,采用quartus II与NIOS软件,硬件语言采用Verilog。材料有课设报告,整个工程,可以软件上直接运行。 实现功能:1.显示部分:数码管显示,lcd显示,VGA大屏显示.2.数字电子时钟:时钟功能,倒计时功能,闹钟功能,时间精确1S。 验证平台:DE2-115.
2021-05-26 23:32:22 50.29MB verilo NIOS II 电子时
1
基于SOPC多波形信号发生器[摘 要 设计了一种基于SOPC的多波形信号发生器,系统由核心主板和显示及输入模块组成,核心主板为一片Altera公司的CycloneII系列的FPGA和高速DAC组成片上系统开发平台,FPGA中配置NiosII软核CPU、信号发生模块和相关的接口控制逻辑电路,显示和输入部分为分辨率为240*32]
1