EDA的VHDL代码,矩阵键盘扫描电路,带有防抖程序
2022-05-11 16:18:11 39KB EDA
1
EDA数字时钟有时、分、秒计数显示功能,小时为24进制,分钟和秒为60进制以24小时循环计时 2)设置复位、清零等功能 3)有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间 4)时钟计数显示时有LED灯显示;
2022-05-11 11:58:36 465KB EDA数字时钟
1
EDA Verilog VHDL 课程设计 程序EDA Verilog VHDL 课程设计 程序EDA Verilog VHDL 课程设计 程序EDA Verilog VHDL 课程设计 程序EDA Verilog VHDL 课程设计 程序EDA Verilog VHDL 课程设计 程序EDA Verilog VHDL 课程设计 程序EDA Verilog VHDL 课程设计 程序EDA Verilog VHDL 课程设计 程序EDA Verilog VHDL 课程设计 程序
2022-05-11 06:47:10 1.22MB EDA Verilog VHDL 课程设计
1
支持pads,peotel,orcad,allegro,cam350等EDA工具
2022-05-10 19:38:30 18KB 鼠标增强工具
1
利用quartus18.0软件编译仿真的十进制计数器,含测试文件,供学习电子设计自动化(eda)的新人参考
2022-05-10 14:47:02 304KB eda quartus 十进制计数器
1
以太网供电(PoE)是于2003年6月批准通过的IEEE 802.3afTM标准供电技术,它利用现有的网络5类(CAT-5)数据电缆传输直流电源,在传递信号的同时也将电源传递给用电设备(PD),如IP电话、无线接入点及网络监控摄像头等,省去了本地电源。在PoE系统中,为PD提供电源的设备叫供电设备(PSE)。PD的功耗限制在12.95W,PSE输出功率限制为每个RJ-45端口15.4W。考虑到沿CAT-5以太网线(最长可达100米)传输的电压降,IEEE标准为PD和PSE规定了不同的额定功率。较长的电缆将产生较大的电压降,因此PSE的输出电压要高于标称的48V,以使PD获得足够的功率。1 供电
2022-05-10 10:04:06 81KB EDA/PLD中的以太网供电方案 EDA/PLD
1
EDA交通灯 利用maxplus2编写的简单的控制交通信号灯的程序
2022-05-09 14:10:05 308KB 交通灯 trafficlight
1
基于16x16的点阵显示.课程设计 毕业论文 EDA FPGA
2022-05-09 10:46:48 72KB 毕业论文 课程设计 EDA FPGA
1
EDA计数器设计,设计一个模16计数器 1、系统输入时钟48MHZ 2、系统输出1HZ信号,用LED指示灯显示; 3、系统输出模16数据,用4个LED指示灯显示;
2022-05-09 09:19:49 553KB EDA计数器
1
通过matlab生成mif文件生成正弦波、方波、锯齿波,并调用ROM.IP核生成仿真输出相应三种波形
2022-05-08 19:06:03 3.68MB fpga开发 matlab EDA/FPGA课程设计