用于DDS产生正弦波和三角波、方波,写频率字方法程序
2021-11-01 14:08:23 5KB AD9833 DDS
1
开发板用的是EP4CE6E22C8N 引脚连接方式在代码里
2021-11-01 09:45:39 7.24MB FPGA DDS 射频模块
1
针对传统直接数字频率合成(DDS)算法存在的幅度量化误差、相位截断误差问题,提出了一种混合利用信号对称性+Sunderland构造对数据ROM进行压缩的方法,用来增大数据ROM的存储量,同时采用改进型相位抖动注入法抑制相位截断误差。硬件电路部分设计了幅频校正电路,对信号进行校正,保证了信号幅度的稳定输出。测试结果表明,信号发生器可以输出高速、稳定、低衰减、低杂散的任意波形,输出信号频率范围为1 MHz~30 MHz,幅度峰峰值为40 mV~6.7 V。
2021-10-29 16:10:19 519KB 直接数字频率合成
1
该测试demo程序集是RTI DDS提供的内部测试代码,对于快速理解DDS核心功能非常有用。
2021-10-29 09:09:36 6.27MB RTI DDS demos
1
环境搭建的基本步骤及相关的网站网址的连接,测试搭建环境是否成功说明;
2021-10-27 21:49:33 1KB txt
1
RTI DDS的官方文档,主要讲述了RTIDDS的开发方法,配置方法等等。RTI DDS是目前DDS的实现中,最好的一个,使用RTIDDS做DCPS类型的应用时,非常快捷好用。
2021-10-27 20:22:05 7.56MB RTI DDS
1
generator;amplitude modulatin(AM);frequency modulation(FM);control/direct digital synthesizer(DDS);AD9851
1
本板采用小脚丫核心板以及Baseboard底板,采用Quartus ii.通过ESP8266 Wifi模块建立WiFi通信,再利用wifi发送的数据来控制DDS产生三角波、锯齿波、方波,并可根据数据更改它们的频率以及幅值。主要处理wifi发过来的8位数,第一位控制波形,第二位控制幅值,后六位控制频率。注:本代码没有例化ROM核,因为本核心板不支持例化ROM核。例化ROM核和本代码思路一样,只是数据处理方式需要更改。
2021-10-26 15:41:08 20.7MB FPGA DDS Wifi
1
本次课题主要研究基于FPGA的DDS函数信号发生器的设计,该DDS系统的硬件结构是以FPGA为核心实现的,为建立友好的人机交互界面,实现DDS信号信息的实时显示(包括信号类型和信号频率、幅度参数),本设计中采用了CPU与FPGA构成联合系统的方案,最终实现了基于FPGA的DDS函数信号发生器的设计,并且实现了对DDS信号的控制及参数的实时显示,实现了预期设定的目标。
2021-10-26 14:49:32 2.31MB DDS 函数发生器 FPGA
1
在各行各业的测试应用中,信号源扮演着极为重要的作用。但信号源具有许多不同的类型,不同类型的信号源在功能和特性上各不相同,分别适用于许多不同的应用。信号源是指收音头、高频头、录音卡座、录像卡座等器件。微机及辅助设备完成信号的提取、数模转换、数字信号处理等功能。信号源是雷达系统的重要组成部分。雷达系统常常要求信号源稳定、可靠、易于实现、具有预失真功能,信号的产生及信号参数的改变简单、灵活。信号发生器又称信号源或振荡器,是用来产生各种电子信号的仪器,在生产实践和科技领域中有着广泛的应用。本文设计了一个通用的数字信号激励器,以产生所需要的各种信号调制模式的信号波形,且对每一种调制样式信号的各种特征参数
2021-10-25 13:22:16 340KB FPGA+DDS在信号源中的应用 其它
1