当时想了好久才知道5-32译码器是如何连接的,共享一下吧
2019-12-21 21:26:31 100KB 5-32译码器
1
用c语言实现的哈夫曼编码译码器,是数据结构中的经典案例。里面含有设计报告和源代码。把好的东西贡献出来,供大家参考一下。
2019-12-21 21:17:35 276KB 哈夫曼 编码 译码 C语言
1
这是一些有关QC-LDPC译码器设计的一些经典文章,非常详细的介绍了如何FPGA实现。希望对学习QC-LDPC的人士有帮助
2019-12-21 21:08:38 20.14MB QC-LDPC
1
VHDL语言编写的十进制计数器和七段译码器,下来就知道了
2019-12-21 21:01:06 515B VHDL 十进制计数器 七段译码器
1
基于PSoc的38译码器的工程文件,适合初学者直接下载学习使用
2019-12-21 20:59:56 1.44MB PSoc
1
verilog实现的3-8译码器,开发环境vivado2016,使用modelsim仿真测试
2019-12-21 20:56:01 472KB verilog
1
用verilog模拟3-8译码器实现拨码开关控制控制数码管显示
2019-12-21 20:45:59 276KB verilog 数码管显示 拨码开关 3-8译码器
1
一个完整的系统应具有以下功能: (1)I:初始化(Initialization)。从终端读入字符集大小n,以及n个字符和n个权值,建立哈夫曼树,并将它存于文件hfmTree中。 (2)E:编码(Encoding)。利用已建好的哈夫曼树(如不在内存,则从文件htmTree中读入),对文件ToBeTran中的正文进行编码,然后将结果存入文件CodeFile中。 (3)D:译码(Decoding)。利用已建好的哈夫曼树将文件CodeFile中的代码进行译码,结果存入文件TextFile中。 (4)P:印代码文件(Print)。将文件CodeFile以紧凑格式显示在终端上,每行50个代码。同时将此字符形式的编码写入文件CodePrint中。 (5)T:印哈夫曼树(Tree Printing)。将已在内存中的哈夫曼树以直观的方式(树或凹入表形式)显示在终端上,同时将此字符形式的哈夫曼树写入文件TreePrint中。
2019-12-21 20:42:02 208KB 哈夫曼编译码
1
LDPC码编译码器的matlab实现,包括matlab代码、结果截图、一些LDPC码的参考资料
2019-12-21 20:36:59 5.47MB LDPC MATLAB
1
38译码器,分别用case语句和if语句编写,均已通过仿真验证,并附有仿真波形图。
2019-12-21 20:30:53 4KB VHDL语言 38译码器
1