杜勇老师编著的 的全部源码例程.
2021-10-21 21:31:24 35.81MB FPGA Verilog 锁相环
1
FPGA自学5——PLL锁相环 生成测试代码
2021-10-21 20:01:48 5.3MB fpga
1
详细解释PLL锁相环的基本知识详细解释PLL锁相环的基本知识详细解释PLL锁相环的基本知识详细解释PLL锁相环的基本知识详细解释PLL锁相环的基本知识详细解释PLL锁相环的基本知识详细解释PLL锁相环的基本知识
2021-10-18 13:40:44 249KB 详解PLL锁相环
1
袁雷书上缺失PLL的仿真,这里补上。本simulink仿真(已经转为MATLAB2016a文件)是在传统SMO+反正切函数的大框架下对反正切函数进行PLL的替换,主框架保持不变(仍然采用continue仿真)。同时把PMSM模型改成Aligned with phase A axis,这样把输出位置减pi/2去掉,以便为后面实验验证打下基础。
2021-10-15 12:02:22 202KB PMSM 锁相环PLL 无传感控制
1
网上搜了挺多信息,这个ppt还是讲的比较系统的。
2021-10-14 15:37:00 1.88MB PLL锁相环
1
ADF4002的STM32完整控制工程程序源码,下载就能用,直接编译即可,可实现自定义分频锁相等操作
2021-10-14 12:03:16 1.48MB ADF4002 ADF4001 分频 锁相环
1
不平衡电网下无锁相环三相并网逆变器控制策略
2021-10-13 21:03:19 1.1MB 不平衡电网 无锁相环 并网逆变器
1
这是单相锁相环的一个非常基本的结构。 PLL 模块将正弦信号作为输入; 频率和相位角在块的输出处计算。 输入正弦信号的幅度必须为 1。检测到的频率包含高频纹波。 它是在 Masoud Karimi-Ghartema 的第 1 章“用于电力和能源应用的增强型锁相环结构”之后开发的。
2021-10-11 22:12:16 15KB matlab
1
基于FPGA的全数字锁相环的设计,给出了使用verilog HDL语言对锁相环进行基于FPGA的全数字系统设计,以及对其性能进行分析和计算机仿真的具体方法。该方法采用综合仿真来对数字锁相环进行输入设计、功能时序仿真及器件编程。仿真结果表明:该方法可通过在传统数字锁相环基本结构的基础上增加自动变模控制模块来有效解决缩短捕捉时间和减小同步误差之间的矛盾。
2021-10-11 15:38:11 186KB FPGA 锁相环
1
随着各类敏感型用电设备在电网中的大量投入使用,电力用户对配电系统电能质量的要求也不断提高。针对电压闪变偏移仍是电能质量优化研究的重要问题之一,提出一种基于软件锁相环为基础的正弦跟踪算法。通过运用一种新型的锁相环技术,并经仿真试验,证明该正弦跟踪算法能快速计算出电网电压的谐波和电流的幅值、相角、频率,达到跟踪正弦函数的目的。
1