8位可控加减法电路设计 CLA182四位先行进位电路设计 4位快速加法器设计 16位快速加法器设计 32位快速加法器设计 5位无符号阵列乘法器设计 6位有符号补码阵列乘法器 乘法流水线设计 原码一位乘法器设计 补码一位乘法器设计 MIPS运算器设计
1
注意:先按快捷键Ctrl+K让时钟自动跳动!!! 利用logisim软件实现数字时钟。 要求: 1. 利用logisim自带的元器件:各种逻辑门(Gate)、触发器(Flip-Flop)、7段数码管(7-Segment Display)等实现显示时、分、秒的数字钟。 2. 两位数码管显示小时并满24进位,两位显示分钟和两位显示秒钟的数码管满60进位。 3. 制作子电路芯片实现7490/74390(计数/分频)、4511/7448(7段数码管译码)的功能。不可以使用logisim自带工具:计数器(Counter)和十六进制显示器(Hex Digit Display)。 4. 方波信号使用Clock工具产生,自行设置电路时钟频率和分频电路,使计时贴近真实时间。
2021-03-23 15:13:48 133KB logisim 数字时钟 74LS90 74LS390
1
数据表示实验,可以在logisim平台上运行,将cicr代码复制到EduCoder可以直接通过,华中科技大学谭志虎。
2021-03-20 19:01:22 609KB logisim EduCoder 数据表示实验
运算器设计实验,可以在logisim平台上运行,将cicr代码复制到EduCoder可以直接通过,华中科技大学谭志虎。本实训项目帮助学生从可控加减法单元,先行进位电路,四位快速加法器逐步构建 16 位、32 位快速加法器。学生还可以设计阵列乘法器,乘法流水线,实现原码一位乘法器,补码一位乘法器、运算器等教材上的核心内容。
2021-03-20 19:01:22 28KB logisim EduCoder 运算器设计实验
存储系统设计实验,可以在logisim平台上运行,将cicr代码复制到EduCoder可以直接通过,华中科技大学谭志虎,本实训项目帮助大家理解计算机中重要部件—存储器,要求同学们掌握存储扩展的基本方法,能设计 MIPS 寄存器堆、MIPS RAM 存储器。能够利用所学习的 cache 的基本原理设计直接相联、全相联,组相联映射的硬件 cache。
2021-03-20 19:01:21 211KB logisim EduCoder
MIPS_CPU设计实验,可以在logisim平台上运行,将cicr代码复制到EduCoder可以直接通过,华中科技大学谭志虎,本实训项目将帮助学生掌握 CPU 控制器设计的基本原理,能利用硬布线控制器的设计原理在 Logisim 平台中设计实现支持五条指令的 MIPS 单周期 CPU,该处理器能运行简单的内存冒泡排序程序。能利用硬布线控制器以及微程序控制器的原理设计实现 MIPS 多周期 CPU。
2021-03-20 19:01:21 156KB MIPS_CPU设计实验 logisim EduCoder
mac平台logisim
2021-03-16 11:08:02 6.1MB logisim 软件
1
Logisim2.14.6是比较新的logisim版本
2021-03-10 14:05:02 10.78MB Logisim
1
计算机组成原理课程设计内容,跟着老师的讲解,自己一步步做的。 (1)Logisim仿真乘法器,原码一位乘。 (2)Logisim仿真乘法器,补码一位乘。
1
1、了解单周期MIPS CPU架构,为程序设计控制器。 2、了解MIPS指令流水线基本概念,和理想指令流水线的设计。 华中科技大学《计算机硬件系统设计》
1