PC-COMPort作为modbusRTU slave与modscan32通讯
2021-03-22 13:04:23 1.56MB PC-COMPort modbusRTUslave modscan32通讯
kube_slave_role
2021-03-21 17:08:35 3KB
1
针对USB2.0在高速数据采集系统中带宽局限问题,设计了一款基于USB3.0总线的高速数据采集接口系统。通过对USB3.0的接口硬件系统、设备固件以及SLAVE FIFO与FPGA接口读写操作的设计,并经过实验测试,USB3.0硬件传输速度可达260 MByte·s-1,连续数据采集传输速率可达100 MByte·s-1且数据保持稳定。
2021-03-18 10:31:07 73KB FPGA USB3.0固件 slave FIFO
1
Jenkins 通过node的方式连接Docker构建jobs,jobs运行完成容器删除
2021-03-15 13:12:19 734KB jenkins docker
1
Modbus-Master-Slave-STM32-HAL-FreeRTOS-CubeMx,同时支持Master和Slave,可运行多实例
2021-03-08 16:52:09 874KB Modbus Master Slave Freertos
1
在stm32单片机上,用IO口的上升沿和下降沿终端设计的I2C从机代码。测试通过。所有过程用状态机来控制,没有cpu空延时。 核心代码和单片机相关代码分开,方便移植。 主要用在项目验证和学习交流!
2021-03-01 10:03:48 3KB I2C slave
1
AXI4主机从机源码对应分析: 1. 首先主机会在状态机的控制下在四个状态中跳转,分别时IDLE、INIT_WRITE、INIT_READ、INIT_COMPARE,一开始处于IDLE状态,在init_txn_pulse信号的控制下可跳转到INIT_WRITE状态。在INIT_WRITE状态,init_txn_pulse信号只控制了第一次产生start_single_burst_write信号高电平,而后面start_single_burst_write信号高电平的产生主要依靠burst_write_active信号控制
2021-02-23 19:31:49 1.7MB verilo axi4
1
ahb2 master and slave agent implemented with UVM. download from github, pretty good
2021-02-19 22:43:30 72KB ahb uvm master agent
1
verilog实现I2C通信的slave模块源码状态机设计可做I2C接口的仿真模型,module I2C_slv ( input [6:0] slv_id, input RESET, input scl_i, //I2C clk input sda_i, //I2C data in input [7:0] I2C_RDDATA, ////////////////////////output reg sda_o, //I2C data out output reg reg_w, //reg w ..
兼容opencores.org的I2C slave的RTL代码.7z
2021-02-03 23:22:54 133KB 兼容opencores.org的
1