用软件实现 CRC 校验码计算很难满足高速数据通信的要求 ,基于硬件的实现方法中 ,有串行经典算法 LFSR 电路 以及由软件算法推导出来的其它各种并行计算方法。以经典的LFSR 电路为基础 ,研究了按字节并行计算 CRC 校验码的 原理 ,并以常见的 CRC - 16 和 CRC - CCITT 为例 ,用 VHDL 语言进行了可综合设计。结果表明这种实现方法在速度和占 用资源方面优于常见的设计 ,适合在 FPGA 中实现 CRC 校验码的计算。
2022-03-27 22:08:22 541KB 嵌入式系统
1
fpga实现sobel边缘检测modelsim仿真代码
2022-03-27 16:42:11 124.87MB FPGA Sobel
1
高频电力电子电路建模和仿真的FPGA实现研究,迟颂,杨颖华,随着电力电子的高频化发展趋势,高频仿真技术受到越来越多的重视。基于CPU、DSP的仿真技术已难以解决高频开关动作带来的大量复杂计
2022-03-27 15:52:34 356KB 首发论文
1
介绍基于FPGA实现高速串行链路数据恢复的方法,对于各种高速串行信号(如SDI、ASI等)的时钟恢复给出了办法
2022-03-26 15:27:29 1.14MB FPGA 高速 串行 数据
1
本书以Xilinx公司的FPGA为开发平台,采用MATLAB及VHDL语言为开发工具,详细阐述数字通信同步技术的FPGA实现原理、结构、方法,以及仿真测试过程,并通过大量工程实例分析FPGA实现过程中的具体技术细节。主要包括FPGA实现数字信号处理基础、锁相环技术原理、载波同步、自动频率控制、位同步、帧同步技术的设计与实现等内容。本书思路清晰、语言流畅、分析透彻,在简明阐述设计原理的基础上,追求对工程实践的指导性,力求使读者在较短的时间内掌握数字通信同步技术的FPGA设计知识和技能。
2022-03-26 10:22:17 17.06MB 数字通信 同步技术 MATLAB FPGA
1
CAN总线 I2C USB UART VGA等的FPGA实现源码
2022-03-25 20:07:06 1.5MB CAN总线 I2C USB UART
1
RS编码的FPGA实现,用VHDL实现的RS编解码程序!!!
2022-03-25 17:46:37 1.06MB RS编码 FPGA
1
开发去隔行算法是为了解决一个老问题:模拟电视的隔行视频必须进行转换才能在当今数字电视上显示。 隔行视频是每秒50/60 连续场,每一场只传送一半的扫描行,这些行显示在视频的每一帧中。对于以前采用 阴极射线管(CRT) 的显示技术,隔行视频是一种基本压缩方法。 今天,去隔行是重要的视频处理功能,很多系统都需要它。大部分视频内容采用了隔行格式,而LCD 或者 等离子体等所有新出现的显示器几乎都需要逐行视频输入。但是,去隔行功能本质上非常复杂,没有一种 算法能够产生完美的逐行图像。
2022-03-25 10:42:51 1.41MB FPGA、视频、去隔行
1
这个实验用的是DE2开发板,虽然板子比较老,但是程序都一样,程序会有详细的注释,希望对有需要的人有所帮助
2022-03-22 17:12:27 549KB fpga vga altera 字符显示
1
卷积神经网络在目标检测中的应用及FPGA实现
2022-03-20 21:05:03 1.06MB 卷积神经网络 目标检测 应用 fpga
1