XC7K325T 基础 PCIE 的 ADC 数据采集卡方案(含教程和FPGA工程上位机),有操作教程,FPGA源码(VIVADO2017.4打开),参考原理图,资料总共249MB。
2024-05-24 16:01:01 249.9MB XC7K325T PCIE的ADC
从0开始建立dSPACE RT Simulink工程:CAN通信(Bus Manager方法)DBC
2024-05-24 14:46:59 1KB
1
ADS版图优化方法—使用EM-Cosimulation对版图进行OPTIM的ADS工程 下载前查看博客:https://blog.csdn.net/weixin_44584198/article/details/136989115
2024-05-24 08:48:24 72.5MB
1
软考网络工程师核心配置手册,是软考网络工程师配置高频知识点V3.4(91页 重点)
2024-05-24 06:42:37 24.01MB 网络 软考 网络工程师 hcia
1
软件工程课程设计源代码java+sql+需求规格说明书+总体设计说明书+详细设计说明书+项目总结+项目介绍,使用spring boot框架技术
2024-05-23 18:45:54 24.72MB 软件工程 java sql
1
信息系统管理工程师教程(精华版),本人整理,且考试通过
2024-05-23 17:01:49 979KB 课程资源
1
软考中级 信息系统管理工程师教程,高清电子书
2024-05-23 16:59:55 60.91MB 软考 信息系统
1
VC++工程名称转换程序 简介: 如果您用VC++创建了一个庞大复杂的工程,而您又想重新命名它,这个软件将有助您在短短几秒钟内完成,减少了繁重的手动更改劳动! 如果您想在以前用VC++创建的工程基础上作一些改动而生成另一个新的工程(老的工程保留),这将是您的最佳选择,并且简单快捷! 使用本软件,将VC++工程文件改名,几而需简单几步即可以完成工程文件改名动作,并且自动命名由VC++工程向导生成的类、工程配置文件(*.dsp,*.dsw,*.clw,*.rc,*.rc2)、*.H文件、*.CPP文件、帮助文件(*.hpj,*.hm,*.hm等)、注册文件(*.rgs,*.idl,*.odl)等,几乎支持所有VC++工程向导生成的工程。 不会更改以前的工程文件,它只是生成了一个新的工程目录!请放心使用! 本软件绝不含任何攻击行为,敬请放心使用! 本软件版权归作者田彬所有,属于免费共享软件,任何人可以任意复制传播,但不能用作商业用途,否则将会受到最大法律范围的起诉! 愿与广大VC++编程爱好者探索开发技巧! ____________________________________________________ 程序设计: 田彬 Email: Highersoft@163.com ____________________________________________________
2024-05-22 18:01:57 220KB VC++工程名称转换程序
1
针对大口径光学元件干涉测试过程中,测试装置和干涉腔长较大,气流扰动和环境振动对移相测试过程产生影响等问题,采用一种基于二维傅里叶变换的单帧干涉图处理方法,只需要对一幅空间载频干涉条纹图进行处理即可获得待测相位,具有抗振测试的优点。对该方法的基本原理和算法过程进行分析,并对近红外大口径移相平面干涉仪中600mm口径的光学平晶进行了面形测试。实验结果表明:采用该方法所得波面峰谷值(PV)为0.112λ,波面均方根值(RMS)为0.014λ,与移相算法所得波面数据相比,波面峰谷值偏差不到(1/500)λ;波面均
2024-05-22 17:24:43 2.27MB 工程技术 论文
1
基于Intel(Altera)的Quartus II平台(复制一下就可以很方便地迁移到其他FPGA平台,如Xilinx的Vivado),使用FPGA实现 异步FIFO + 同步FIFO 的工程源码: 1、异步FIFO的设计使用指针法;同步FIFO的设计使用指针法 + 计数器法; 2、详细的设计源码;详细的仿真源码、仿真设置和仿真结果; 3、更详细的说明请参考本人博文《https://wuzhikai.blog.csdn.net/article/details/121136040》及《https://wuzhikai.blog.csdn.net/article/details/121152844》。
2024-05-22 11:34:48 41.71MB fpga开发 FIFO 同步FIFO 异步FIFO
1