专用电压比较器multisim仿真
2021-03-17 11:07:39 267KB multisim 电路设计 仿真
1
Verilog HDL比较器与移位器设计,Vivado仿真工程
2021-03-09 13:06:57 105KB FPGA VerilogHDL 比较器 移位器
MAX9201 MAX9202 MAX9203(高速电压比较器).pdf
2021-03-08 09:02:59 409KB 芯片手册
1
MAX9600-MAX9602[高速电压比较器].pdf
2021-03-08 09:02:58 222KB 芯片手册
1
具有占空比调节比较器控制的稳健的交叉调节抑制单电感多输出DC-DC转换器
2021-03-02 19:05:28 775KB 研究论文
1
一、电路组成及工作原理因为矩形波电压只有两种状态,不是高电平,就是低电平,所以电压比较器是它的重要组成部分;因为产生振荡,就是要求输出的两种状态自动地相互转换,所以电路中必须引入反馈;因为输出状态应按一定的时间间隔交替变化,即产生周期性变化,所以电路中要有延迟环节来确定每种状态维持的时间。电路组成:如图所示为矩形波发生电路,它由反相输入的滞回比较器和RC电路组成。RC回路既作为延迟环节,又作为反馈网络,通过RC充、放电实现输出状态的自动转换。电压传输特性如图所示。工作原理:★设某一时刻输出电压uO=+UZ,则同相输入端电位uP=+UT。uO通过R3对电容C正向充电,如图中箭头所示。反相输入端电
1
排序比较器:按顺序排序,按顺序排序,插入和排序,选择排序,快速排序,比较排序
2021-02-26 12:04:08 9KB C
1
锁相的意义是相位同步的自动控制,能够完成两个电信号相位同步的自动控制闭环系统叫做锁相环,简称PLL。它广泛应用于广播通信、频率合成、自动控制及时钟同步等技术领域。锁相环主要由相位比较器(PC)、压控振荡器(VCO)。低通滤波器三部分组成,如图1所示。  压控振荡器的输出Uo接至相位比较器的一个输入端,其输出频率的高低由低通滤波器上建立起来的平均电压Ud大小决定。施加于相位比较器另一个输入端的外部输入信号Ui与来自压控振荡器的输出信号Uo相比较,比较结果产生的误差输出电压UΨ正比于Ui和Uo两个信号的相位差,经过低通滤波器滤除高频分量后,得到一个平均值电压Ud。这个平均值电压Ud朝着减小VCO输
1
文件比较器 源代码.zip
2021-01-30 23:03:23 217KB 文件比较 delphi