eda数字钟讲述了使用verilog编程实现数字时钟的办法,文件夹内包含代码。
2021-12-03 02:59:10 3.41MB eda
1
数字钟是一种用数字电路技术实现时、分、秒计时的钟表。与机械钟相比具有更高的准确性和直观性,具有更长的使用寿命,已得到广泛的使用。数字钟的设计方法有许多种。本课程设计采用了Altera公司型号EP2C5Q208C8的FPGA,这是我自己买的黑金动力的一款FPGA开发板,使用QuartusII 11.1程序、综合、管脚锁定、下载文件到硬件平台,使用ModelSim-Altera 10.0c (Quartus II 11.1) Starter Edition进行仿真,最终实现数字钟。
2021-12-02 19:19:58 1.89MB 数字种,FPGA
1
基于multisim10的数字钟设计与仿真
2021-12-02 10:02:16 6.95MB 数字钟 multisim10
1
这是一个数字电路的课程设计,课题是数字电子钟,希望能帮到大家。
2021-11-27 22:23:30 43KB 数字钟
1
(1. 开机时,显示12:00:00的时间开始计时; (2. P0.0/AD0控制“秒”的调整,每按一次加1秒; (3. P0.1/AD1控制“分”的调整,每按一次加1分; (4. P0.2/AD2控制“时”的调整,每按一次加1个小时;
2021-11-26 23:00:22 127KB 原理图及程序代码
1
C51单片机数字钟代码+原理图
2021-11-23 17:00:55 49KB 单片机
1
EDA课程设计,VHDL硬件描述语言,数字钟,多功能,正数,倒数,单键置数等
2021-11-23 15:23:28 2.16MB 数字钟 动态显示 去抖
1
基于STC89C52单片机开发的小系统电子钟的设计代码及 硬件电路,包含了代码的源程序(C语言编写),C源程序和.hex文件,内含硬件电路的设计图以及成品图。源代码有详细的注释,适合此方面有兴趣的小伙伴学习。
1
本文利用 Verilog HDL 语言的设计方法设计多功能数字钟,并通过 vivado 2016.3 完 成综合实现。此程序通过下载到 FPGA 芯片后,可应用于实际的数字钟显示中,实现了基本 的计时显示(时分到分秒的切换)和设置,调整时间,闹钟设置的功能。
2021-11-21 01:13:41 1.3MB Verilog FPGA
1
12小时数字钟电路设计.doc
2021-11-19 15:00:17 211KB