60进制的数电制作方法,及一系列注意事项
2022-12-06 21:20:27 224KB 60进制
1
项目名称是“来往行人检测跟踪计数”,GUI界面可以统计显示来回经过的行人数量。 基于YOLOv5+deepsort+pyqt5GUI界面行人跟踪计数系统设计源码+模型+操作说明+数据集 附有详细运行操作说明,按照一步步来就可以了。 模型是yolov5行人检测模型,提供的有人形检测数据集+训练代码,可以自己训练模型。 当然也可以训练出车辆检测模型,对车辆进行检测跟踪计数,换下模型即可。 【备注】有相关使用问题,可以留言或者私信于我,有问必答!
2022-12-06 17:26:47 662.04MB yolov5 pyqt5 deepsort 行人检测跟踪
基于centernet+pyqt5GUI界面人形检测计数系统源码+模型+操作说明+代码注释供学习参考.zip 带有pyqt5界面,模型,操作说明,有大量代码注释。 该项目代码可供参考学习,里面有很多自定义修改的地方,界面挺好! 适合深度学习初学者、或者正在做毕设的学生和需要项目实战AI算法工程师,学习借鉴。
2022-12-06 17:26:32 217.02MB centernet pyqt5 UI界面 人形检测
CD4040计数器芯片构成的镉镍电池充电器如图所示。它可对四节容量为500mA的镉镍电池串接充电,充电电流为50mA,充电时间为l.5个小时,并具有充电完成后自动断电的功能。555时基电路构成时钟信号发生器,产生l0Hz的方波信号,其周期为6秒钟。当接通电源时,由于IC2的③脚输出低电平,因而使半导体管VT1导通,并使继电器Kl吸合工作,触点K1-1闭合,开关S处于自保。此时充电电流流向电池,并开始向电池充电。状态指示灯LED被点亮,表示充电正在进行。CD4040计数器构成分频器及充电电路。在接通电源的同时,ICl产生的时钟信号输给IC2的⑩脚,IC2开始计数。由于IC2被接成8192:1的分
1
利用单片机定时器/计数器设计一个秒表,由 P0 口连接 LED 灯,采用 BCD 码显示,发光二极管亮表示 1,暗则表示 0,计满 100s 后从头开始,依次循环。利用一只按键控制秒表的启、停。请在 Proteus 中画出电路原理图,并编写程序仿真实现上述功能。
1
用74LS161置数法做5进制计数器-Multisim仿真
2022-12-03 21:30:14 109KB 电子技术仿真实验
1
multisim10及以上版本可以直接打开仿真,方便大家学习。
2022-12-02 14:00:49 171KB 应用74LS160设计35进制的
1
multisim10及以上版本可以直接打开仿真,方便大家学习。
2022-12-02 12:03:50 169KB 应用74LS160实现28进制计
1
山东大学FPGA实验参考与报告 实验三时序逻辑电路计数器设计
1
基于FPGA的60进制计数器 实现功能: 基于FPGA的60进制计数器实验 部分代码: Library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; use ieee.std_logic_ARITH.all; --//======================================= entity clkdiv is port(clk50M:IN STD_LOGIC;--时钟20MHZ clk1KHZ,clk1HZ:buffer STD_LOGIC); END clkdiv; --//======================================= architecture behave of clkdiv is begin
2022-12-01 20:00:39 313KB FPGA 60进制计数器
1