发送部分:使用8个拨码开关进行数据发送设置,三个拨码开关设置波特率, 一个按键控制是否发送(按一次发送一次)并将发送的数据在数码管上显示。 接收部分:将接收的数据用数码管显示出来。
2021-10-25 16:58:27 1.29MB verilog FPGA开发板子 按键控制发送
1
描述: SPI(串行外设接口)从机基于输入配置创建从机。在 MOSI 上一次接收一个字节还将在 MISO 上一次推出一个字节数据。任何有关输入字节的数据都将在 MISO 上运出。保持CS_n时,支持每个事务多个字节交易期间较低。 注意:i_Clk必须至少比i_SPI_Clk快 4 倍MISO 在未通信时是三态的。允许多个同一接口上的 SPI 从机。 参数:SPI_MODE,可以是 0、1、2 或 3。
2021-10-25 16:04:42 6KB SPI SLAVE VERILOG FPGA
1
cordic算法的verilog语言实现,包含简单版和复杂版两个doc文档,简单版亲测EP2C8Q208芯片成功
2021-10-25 14:17:28 11KB cordic verilog fpga
1
本代码用verilog而不是直接在nios中用ip核来实现HY57V641620FTP-6的读写,时序完全正确,从串口输出来验证的数据完全正确。附带说明和参考资料。希望对您有帮助。
2021-10-25 11:30:19 15.02MB HY57v64 verilog fpga sdram
1
基于fpga的异步fifo的实现,亲测可行,适用新手
2021-10-18 19:49:38 659KB verilog fpga fifo 异步
1
Basys 板子Verilog FPGA 秒表 计数器 分频 数码管显示
2021-10-17 16:15:08 2KB FPGA Basys Verilog 秒表
1
fpga_reset.v
2021-10-14 09:03:45 813B verilog fpga
1
fpga计算log
2021-10-14 09:03:44 2.2MB verilog fpga
1
通过编码、信道模拟和解码,实现Verilog语言实现Turbo码。
2021-10-08 15:04:58 4KB turbo Verilog FPGA
1
使用verilog HDL语言描述RTL级硬件电路,以实现需求功能,并在FPGA上进行验证。 实现功能: 1) 机器有一个投币孔,每次只能投入一枚硬币,但可以连续投入多枚硬币。机器能识别的硬币金额为1元,5角和1角。 2) 顾客可选择的饮料价格有1元,1元4 角,2元三种,每次只能售出1瓶饮料,购买饮料时先选择饮料种类再投币,当投入的硬币总金额达到或超过饮料价格后,机器发出指示信号并拒收继续投入的硬币,此时如果未选择取消,机器将送出饮料和找零硬币。 3) 顾客投入硬币之后,如果按取消键,机器也将退出所投入的全部金额。 4) 找零或退币时,按由大到小原则处理,即总金额超过1元时,先退出1元硬币,超过5角时,先退5角,不足5角,才退出1角。
1