数字信号处理:第九章 有限长单位冲激响应(FIR)的数字滤波器设计.ppt
2022-07-12 18:06:22 2.15MB 数字信号处理
新版APP分发源码支持封装仿fir.im分发APP应用分发托管平台运营版.rar
数字信号处理:第七章 FIR滤波器的设计.ppt
2022-07-07 18:13:07 1.79MB 数字信号处理
数字信号处理英文版课件:Chap 10 FIR Digital Filter Design.ppt
2022-07-07 18:12:51 1.66MB 数字信号处理
窗函数法设计FIR滤波器 窗函数法是通过对理想滤波器的单位取样响应加窗来逼近理想滤波器的。 函数fir1用于设计标准的低通、带通、高通和带阻滤波器。 函数fir1的调用格式为 >> b= fir1(n, Wc, 'ftype', Windows) 其中,n为滤波器阶数,Wc为截止频率 ftype决定滤波器类型,ftype= high,设计高通FIR滤波器,ftype= stop,设计带阻FIR滤波器。 Windows指定窗函数类型,默认为Hamming窗;可选Hanning、Hamming、Blackman、triangle、bartlett和boxcar窗,每种窗都可以由Matlab的相应函数生成。
2022-07-06 22:23:50 2.54MB FIR数字滤波
1
FIR滤波器设计入门、FPGA仿真
2022-07-06 21:00:50 135KB 数字信号处理 FIR滤波器设计 FPGA
1
1 引言   FIR数字滤波器能够满足滤波器对幅度和相位特性的严格要求,避免模拟滤波器的温漂和噪声等问题,具有精确的线性相位、易于硬件实现和系统稳定等优点,可广泛应用于现代电子通信系统。实际信号处理应用往往要求系统兼具实时性和灵活性,而现有设计方案(如DSP)则难以同时达到这两方面要求。而使用具有并行处理特性的FPGA实现FIR滤波器,具有很强的实时性和灵活性,因此为数字信号处理提供一种很好的解决方案。   在嵌入式导航计算机工程项目中,石英挠性加速度计的输出信号需进行数字滤波才能为导航计算机提供原始数据,为此需要设计一款FIR数字滤波器。这里使用MATLAB软件和Altera公司的FPG
1
用c语言写的fir滤波器,里面收集了好多个相关程序,可以根据自己的需要选择,原理基本类似,具体使用,根据需要选择
2022-07-04 13:59:52 100KB fir滤波器 c语言
1
基于FPGA的fir滤波器设计,quartusii开发,包含说明文档和verilog代码。 采样频率为100K,基波为1000Hz,谐波为21KHz,截止频率为20K,滤波器的阶数为8
2022-07-01 13:38:12 7MB fir滤波器 FPGA quartusii verilog
代码实现了FIR时域和频域的实现方法,C语言实现。
2022-07-01 09:45:46 3.84MB FIR数字滤 FIRC实现 FIR源码 FIR时域
1