本设计利用分布式DA算法,串行实现4抽头的FIR滤波器
1
320AIC23音频解码芯片,在红色飓风开发板上已实现,ISE工程,verilog
2022-04-13 13:58:37 2.4MB FPGA verilog 音频
1
是基于XILINX FPGA的OFDM通信系统基带设计书程序用Verilog编写的,希望大家有用
2022-04-13 12:42:36 3.6MB OFDM Verilog
1
通过简单的操作,实现verilog和VHDL文件之间的相互转换!
2022-04-12 22:52:49 6.91MB verilog vhdl 转换 工具
1
硬件描述语言 是硬件设计人员和电子设计自动化 工具之间的界面 其主要目的是用来设计文件 建立电子系统行为级的仿真 模型 即利用计算机的巨大能力对用 或 建模的复杂数字逻辑进行仿真 然后再自动综合以生成符合要求且在电路结构上可以实现的数字逻辑网表 ??????? 根据 网表和某种工艺的器件自动生成具体电路 然后生成该工艺条件下这种具体电路的延时模
2022-04-12 22:34:19 19.93MB FPGA VHDL Verilog HDL
1
这个是利用IP内核写的fft,建议私人不要下载(不过里面还有其他可参考的文件),youIP核的人可以下载参考
2022-04-12 20:43:07 570KB fft
1
利用verilog语言完成FFT变换的应用
2022-04-12 20:35:41 7KB fft verilog
1
包含CRC6,CRC8,CRC11算法verilog完整代码, 支持初始化参数配置。已在实际项目中使用过.
2022-04-12 11:11:40 4KB CRC verilog
1
2.2 Verilog语言简介 Verilog 与 VHDL 是世界上最为流行的两大硬件描述语言,主要以文本的形式描述数字 电路的硬件结构,两种语言均为 IEEE 标准。最早出现的 VHDL 语言是由美国军方开发出 来的,但是后来出现的 Verilog 虽然出现较晚,但其简单易学的有点深受开发人员喜欢, 并逐渐成为主流语言。由于 VHDL 语言严谨的性质,全世界仍有一些大学和军工类公司在 坚持使用 VHDL 语言,绝大部分的开发人员选择 Verilog 作为主要语言进行开发设计。同 时随着开发环境对 SystemVerilog 支持的不断完善,Verilog 也变得越来越强大,但是并不 能完全取代 VHDL,某些特殊的地方只能用 VHDL 进行描述。
2022-04-12 10:08:19 2.58MB 目标追踪
1
基于fpga的verilog编程实现lcd1602的显示
2022-04-11 23:06:34 4KB lcd verilog
1