汉明码编译码的FPGA设计与实现方面的文章,对于做FEC(前向纠错)的初学者应该有些帮助。
2023-02-17 20:57:31 402KB 汉明码 FPGA
1
CAN总线接口的FPGA设计与实现
2022-12-28 19:04:44 1.86MB can 总线接口 fpga 设计
1
CAN总线接口的FPGA设计与实现
2022-12-28 19:02:57 2MB can 总线接口 fpga 设计
1
电力线仿真系统的FPGA设计与实现pdf,电力线通信设备的研发需要一种标准化的测试平台对电力线信道进行实时仿真,通过信道传输特性和各种噪声进行全面的测试和验证,而目前缺乏这样的平台。稳重对电力线信道传输特性和噪声进行了深入研究,并在此基础上提出了一种基于硬件的店里线仿真系统实现方法。
2022-12-13 21:34:23 733KB FPGA
1
摘要: 为了提高系统的集成度和可靠性, 降低功耗和成本, 增强系统的灵活性, 提出一种采用非常高速积体电路的硬件描述语言( VH DL 语言) 来设计数字基带传输系统的方法。详细阐述数字基带传输系统中信号码型的设计原则, 数字基带传输系统中信号编码原理和译码原理; 采用硬件描述语言来设计数字基带信号编码器和译码器并进行仿真; 采用原理图设计方法设计数字基带传输系统并仿真; 整个系统的设计在QuartusⅡ平台上完成, 并在Altera 公司的ACEX1KEP1K30TC144-1 芯片上实现。   0 引 言   现代通信系统中, 数字通信系统所占的比例越来越大, 系统的数字化、集成化是未
1
分析了IEEE802.11a中QPSK信号的调制解调原理,给出了一种针对2个支路的FPGA解调的实现方案,并对解调方案进行了软件仿真,得到了正确结果。在此基础上,以EPF10K30AQC208-3芯片作为主芯片,完成了验证调制解调过程的硬件电路设计,并制作电路板硬件实现了该解调过程,经滤波器滤波后从其实部和虚部两路输出得到了正确结果。文中以FPGA为处理器,提出并验证了一种实现物理层中QPSK信号的2个支路解调的新方案。
2022-06-27 08:22:20 272KB 自然科学 论文
1
DES加密算法的FPGA设计及实现.doc
2022-05-29 14:06:37 1.57MB fpga开发 文档资料
摘要:设计了一种基于FPGA的HDLC协议控制系统该系统可有效利用FPGA片内硬件资源,无需外围电路,高度集成且操作简单。重点对协议的CRC校验及“0”比特插入模块进行了介绍,给出了相应的VHDL代码及功能仿真波形图。    关键词:高级数据链路控制; 现场可编程门阵列; 循环冗余码校验        1引言        HDLC(HighLevelDataLinkControl)协议是通信领域中应用最广泛的协议之一,它是面向比特的高级数据链路控制规程,具有差错检测功能强大、高效和同步传输的特点。目前市场上有很多专用的HDLC芯片,但这些芯片大多因追求功能的完备,而使芯片的控制变得复杂。实
1
由于Type A型和Type B型915MHz REID读写器接收的来自于电子标签的信息都是采用FM0编码,因此915MHz RFID读写器的解码即是对接收信息进行FM0解码。由于FM0编码的特点,信号“0”和信号“1”明显的不同是在位窗中部有电平跳变,因此只需要使用二倍频时钟在上升沿对输入信号进行两次抽样。如果两次抽样的数值相等,则应该输出信号“1”;否则,输出信号“0”。以下是对数据进行FM0解码的VHDL程序。   从以上的程序可以看出,利用数字逻辑的基本原理实现数据的FM0解码是比较简单的,只是还需要将buffer数据回读到系统内,以便进一步处理。   欢迎转载,信息维库电
1
毕业设计,(2,1,5)的卷积码和基于硬判决的维特比译码,在quartus平台上运行的
2022-04-03 13:36:21 10.5MB 维特比译码 卷积编码
1