数字基带传输系统的FPGA 设计与实现

上传者: 38670529 | 上传时间: 2022-11-30 18:08:21 | 文件大小: 51KB | 文件类型: PDF
摘要: 为了提高系统的集成度和可靠性, 降低功耗和成本, 增强系统的灵活性, 提出一种采用非常高速积体电路的硬件描述语言( VH DL 语言) 来设计数字基带传输系统的方法。详细阐述数字基带传输系统中信号码型的设计原则, 数字基带传输系统中信号编码原理和译码原理; 采用硬件描述语言来设计数字基带信号编码器和译码器并进行仿真; 采用原理图设计方法设计数字基带传输系统并仿真; 整个系统的设计在QuartusⅡ平台上完成, 并在Altera 公司的ACEX1KEP1K30TC144-1 芯片上实现。
  0 引 言
  现代通信系统中, 数字通信系统所占的比例越来越大, 系统的数字化、集成化是未

文件下载

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明