资源包含文件:课程设计报告+硬连线控制器指令+源文件 1、设计一个硬连线控制器,和 TEC-8 模型计算机的数据通路结合在一起,构成一个完整的CPU,该 CPU 要求: ① 能够完成控制台操作:启动程序运行、读存储器、写存储器、读寄存器和写寄存器。 ② 能够执行表 1 中的指令,完成规定的指令功能。 2、在 QuartusⅡ下对硬布线控制器设计方案进行编程和编译。 3、在编译后的硬布线控制器下载到 TEC-8 实验台上的 ISP 器件 EPM7128 中去,使 EPM7128 成为一个硬布线控制器。 4、根据指令系统,编写检测硬连线控制器正确性的测试程序,并用测试程序对硬布线控制器在单拍方式下进行测试,直到成功。 5、在调试成功的基础上,整理出设计文件。 ① 硬连线控制器逻辑模块图; ② 硬连线控制器指令周期流程图; ③ 硬连线控制器的硬件描述语言源程序; ④ 测试程序; ⑤ 设计说明书; ⑥ 调试总结。 详细介绍参考:https://blog.csdn.net/sheziqiong/article/details/122395146?spm=1001.2014.3001.5501
2022-06-08 17:02:51 3.25MB EDA VHDL QuartusⅡ 硬连线控制器
BUPT,计算机学院大二下暑期小学期开设的计算机组成原理课程设计,完整源代码+报告 整合资源包(计算机学院 - 大二下 - 硬连线控制器的设计)
1
适用于清华大学的TEC4实验箱,我们的要求是要实现5条控制台指令: PR,KRD,KWE,KLD,KRR 9条机器指令: ADD,SUB,MUL,AND,STA,LDA,JMP,JC,STP 外加中断指令
1
计算机组成原理课程设计——使用硬连线控制器的CPU设计,其中的VHDL语言代码
2019-12-21 20:07:03 8KB VHDL 控制器 CPU
1