基于正点原子新起点FPGA开发板,实现了基于ROM IP核的可更改题库设计,通过OLED屏幕显示题目,四路抢答信号、重计时信号和加分信号由按键输入,各选手当前得分、倒计时状态和抢答成功选手位号通过数码管显示;LED灯和蜂鸣器作为提醒。
2021-07-01 19:02:25 4.66MB FPGA ssd1603 ROMIP核
1
Vivado ROM IP设计,Vivado仿真工程
2021-03-12 09:07:50 11.09MB FPGA VerilogHDL ROMIP Vivado