PRBS应用 在对高速信号链路进行误码测试时,基本上都是利用 PRBS 码流来模拟真实的线网码流环境,因为在线网中,所有的数据都是随机出现的,没有任何规律可言,而 PRBS 码流在一定程度上具有这种“随机数据”特性,二进制“ 0 ”和“ 1 ”随机出现,其频谱特征与白噪声非常接近。 PRBS 码流的阶数越高,其包含的码型就越丰富,就越接近真实的线网环境,测试的结果就越准确。 对于芯片生产者来说,内置PRBS发生器的设计可以在流片前对芯片内部模拟电路进行更充分的验证,降低流片风险。
2024-03-07 10:46:45 280KB prbs serdes
1
prbs产生的verilog代码
2023-01-30 23:27:00 8KB prbs
1
PRBS发生器设计原理 PRBS分类 PRBS主要有PRBS7、PRBS15、PRBS23和PRBS31几种类型。每一种类型的PRBS的多项式,码长见表1所示。 PRBS7是目前10Gbps以下的串行总线中最常用的测试码型。 表1 PRBS 分类表 PRBS 类型 多项式 码长 PRBS7 PRBS15 PRBS23 PRBS31
2023-01-18 15:02:27 280KB prbs serdes
1
Verilog code for the PRBS generator, checker and analyzer.
2022-11-08 23:08:25 5KB _prbs prbs_checker prbs_verilog prbs
1
代码是伪随机数生成和检测的模块,用于通信行业的FPGA编程。包括VHDL和Verilog两种语言的版本。用于做接口测试。
PRBS发生器并行实现方法 现在我们知道PRBS发生器的串行实现方式,每隔一个串行时钟发出一位,那么10个时钟后应该输出什么呢?在此先做一个约定,串化是按照高位先行。例如 1001 1100 11 ,高位先行就是 1..0..0..1 1 1 0 0 11。下边推导PRBS 7并行实现方法。 问题:正如前面讲到的速率已经上升到Gbps,在数字处理如何实现这么高的速度,而据了解现目前A/D可达到的最高速度还远远低于这个速度。据之前的实验经验即使采用ALTERA的Stratix IV FPGA 验证数字设计,当时钟上到400M以后就很难通过综合。实际应用中并不会采取这种串行输出的方式,而是采取并行实现方式。 在高速SERDES中TX端是以10/1的压缩率进行数字处理。采取并行方式实现PRBS 发生器。
2022-06-16 17:32:40 280KB prbs serdes
1
配置PRBS(Pseudo Random Binary Sequence)检测功能可以实现用户侧、网络侧PRBS 一键式业务检测。
2022-04-25 18:06:02 546KB 华为 NE20E PRBS
配置PRBS(Pseudo Random Binary Sequence)检测功能可以实现用户侧、网络侧PRBS一键式业务检测。 1 PRBS概述 2 配置PRBS检测
2022-04-21 16:03:50 496KB 华为 NE20E PRBS 检测
NE产品经过公网连接,由于中间传输质量问题,常影响业务割接与部署。PW通道上 CES业务部署后,可通过网管下发命令自测试业务的连通性,并把结果返回网管,可 大大缩短业务部署周期。
2022-04-19 18:06:44 404KB 华为 NE05E NE08E PRBS
PRBS 基于 3 到 9 位内存延迟并输出 2^3 -1 到 2^9 -1 二进制序列长度。 用途:这些发生器可用于过程识别作为命令信号的噪声源。
2022-03-11 10:58:08 38KB matlab
1