随着技术的迅速发展,越来越多的工程应用对以太网嵌入式设备提出了需求,因此对以太网MAC层数据处理系统的研究具有重要的现实意义。本文介绍利用以太网物理层(PHY)芯片和FPGA实现的硬件千兆网模块。其中PHY芯片作为数据传输的高速节点,处理物理层数据,而FPGA完成对MAC层数据的处理。本文研究的方法结合了FPGA的强大处理能力和PHY 芯片的驱动能力,比常规CPU+MAC层模块+PHY芯片的方式有更高的效率。本文通过实验测试验证了设计的可靠性与快速性。
2021-12-16 17:07:17 701KB MAC层; PHY层; FPGA; 千兆网
1
sata phy层的verilog源码,基于xilinx v6的 GTX开发
2021-08-06 10:13:45 378KB sata phy verilog
1
第4章 802.11 PHY层协议-pdf
2021-08-03 09:37:58 655KB wlan基础
1
基于FPGA的DDR2 PHY层控制器设计.pdf
2021-07-13 16:00:44 629KB FPGA 硬件技术 硬件开发 参考文献
802.3bs 最新版,MAC层和PHY层规范的最新版。 适用于学习以太网,车载以太网的专业开发人员或者在校学生阅读。
2021-07-06 14:05:25 7.58MB 以太网 802.3 MAC层 PHY层
1
RMII协议——简化的以太网外接模块传输协议,资源提供了灵活的及可靠的设计方式
2021-02-03 23:48:07 168KB RMII/MII协议 PHY层 外设模块
1