提出了一种IRIG-B(DC)码产生电路的设计方法。采用Altera公司低功耗Cyclone FPGA系列中的EP1C6T144、8段数码管、晶体振荡器和MAX3232E等器件构成硬件电路、使用VHDL语言设计IRIG-B直流时间码的软件。为了设置和观察,使用8段数码管、拨码开关和按键来显示、修改和设置天、时、分、秒等时间信息。仿真和试验结果表明,该设计可以产生标准的IRIG-B(DC)码时间脉冲序列。
2022-05-23 17:31:26 493KB IRIG-B(DC)码 FPGA VHDL
1
文章介绍了使用一片EPM7812复杂可编程逻辑阵列芯片(CPLD),来实现对IRIG-B码的解码、周期信号输出、实时时间显示以及串行异步通信。在一个芯片的基础上,可以实现以往 一个机箱的主要功能。与传统的方法相比,具有性能好、体积小、成本低,维修更换方便的优点。
2021-05-12 21:40:47 33KB IRIG-B码
1
IRIG STANDARD 200-16
2021-03-11 16:02:15 1.36MB IRIG 时间码 200-16 规范标准
1
IRIG-B码,有源程序,有参考资料。做B码对时的第一手资料,赶紧下载吧!
2019-12-21 20:10:04 2.17MB IRIG-B B码对时 数据传输
1