要介绍利用MaxplusII软件来实现VVVF控制SPWM变频调速的方法。设计中提出一种三相分时运算思路,详细阐明其具体实现方式。试验证明,CPLD应用于变频调速系统控制是非、常有效的,使用分时复用电路大大减少了CPLD使用逻辑门的数目。
1
Altera FPGA-CPLD设计 基础篇 (第2版)清晰版
2023-04-06 20:46:49 38.51MB Altera FPGA CPLD
1
Altera FPGA/CPLD设计(基础篇).rar 包括pdf文档和光盘文件
2022-08-31 23:26:33 29.92MB Altera FPGA CPLD
1
FPGA/CPLD设计工具——Xilinx ISE使用详解
2022-04-29 16:58:23 70.06MB FPGA
1
xilinx ise 9.x fpga cpld设计指南(高清晰) 经典!!!太大了,分成三个文件供大家下载。希望大家喜欢
2022-04-17 21:45:36 28.61MB xilinx ise 9.x fpga
1
xilinx ise 9.x fpga cpld设计指南(高清晰) 经典!!!太大了,分成三个文件供大家下载。希望大家喜欢
2022-04-17 21:41:18 28.61MB xilinx ise 9.x fpga
1
Altera FPGA/CPLD设计 基础篇-高级篇(第2版)。
2022-04-07 10:15:50 82.93MB fpga alterafpga
1
ALTERA FPGA_CPLD设计基础篇与高级篇俩本合集,从基础到高级
2022-03-13 10:32:19 66.5MB ALTERA FPGA
1
Altera FPGA_CPLD设计-基础篇
2022-02-25 11:09:23 21.77MB FPGA
1
经典!太大了,分成三个文件供大家下载。希望大家喜欢
2022-02-15 08:52:16 28.61MB xilinx ise 9.x fpga
1