要介绍利用MaxplusII软件来实现VVVF控制SPWM变频调速的方法。设计中提出一种三相分时运算思路,详细阐明其具体实现方式。试验证明,CPLD应用于变频调速系统控制是非、常有效的,使用分时复用电路大大减少了CPLD使用逻辑门的数目。
1
本文基于高性能FPGA(Altera的Stratix II系列)详细介绍了一种数字波束形成器(DBF)、动目标检测器(MTD)和恒虚警检测器(CFAR)的单芯片集成设计方案,最后对其性能特性和改进方向做了初步的分析讨论,以满足更高性能要求时的设计实现。
1
运用DDS原理,进行任意波形发生器的设计,使得任意波形发生器兼顾DDS的优点。设计中通过实现DDS模块与单片机接口的控制部分将频率控制字由单片输入到输入寄存器模块,由相位累加器模块对输入频率控制字进行累加运算,输出作为双口RAM的读地址线,读数据线上即输出了波形幅度量化数据。其中双口RAM的内容由单片机进行更新,从而实现任意波形的发生。本设计中的相位累加器采用了8级流水线结构借助前5级的超前进位的方法,使得编译的最高工作频率由317.97 MHz提高到336.7 MHz, 实现了任意波形的发生,节约了成本,提高了开发周期,具有可行性。
1
数字电路软件实验:可编程逻辑器件PLD讲座.ppt
2022-06-29 09:10:03 14.78MB 数字电路软件实验
可编程逻辑器件:第八章 VHDL硬件语言B.ppt
2022-06-28 15:00:40 715KB 互联网
《数字电子技术基础》(第五版)教学课件:第8章 可编程逻辑器件.ppt
2022-06-18 17:00:20 3.3MB 计算机 互联网 文档
数字电路与逻辑设计课件:第7章 可编程逻辑器件及其应用.ppt
2022-06-17 09:01:01 571KB 计算机 互联网 文档
数字电子技术:第四节 可编程逻辑器件.ppt
2022-06-17 09:00:35 1.31MB 计算机 互联网 文档
数字电子技术:ch07-3 复杂可编程逻辑器件.ppt
2022-06-17 09:00:10 240KB 计算机 互联网 文档
数字逻辑电路课程课件:第7章 可编程逻辑器件.ppt
2022-06-16 21:00:22 1.99MB 计算机 互联网 文档