PC (PopCorn) is a complete 8 bit CISC microprocessor IP core. With the addition of 4Kbyte of code RAM and 4Kbyte of SRAM, a complete computer system can be implemented.
2024-01-27 21:31:03 92KB 8bit cpu PopCorn CISC
1
#LOAD0 = D6 | D7 #LOAD1 = #D6 | D7 #LOAD2 = #(#D6 & D7) #LOAD3 = #(D6 & D7 & (#C | D4)) SEL_A = D4 | D7 SEL_B = D5 A. 先焊接尺寸小,低的元器件,再焊接高的元器件,推荐焊接顺序如下: 1. 发光LED,二极管1N4148,直插电阻,USB接口。 2. IC插座 3. 8位拨码开关、4位拨码开关 4. 按键开关,电解电容,拨动开关 B. 注意芯片插座,8位拨码开关和4位拨码开关的焊接方向 自己动手做CPU 之 TD4 焊接测试1-[焊接] 自己动手做CPU 之 TD4 焊接测试2-[测试] 自己动手做CPU 之 TD4 后记 架构 RAM 4bit -> 8bit ALU 中断 指令 算术逻辑指令 寻址方式(立即数寻址、相对寻址、寄存器寻址等) call push
2023-02-19 17:06:47 12.01MB HTML
1
一个简单的节拍CPU设计,支持MOV,MVI等10条指令,VHDL语言设计,附带波形模拟~~
2022-12-28 12:54:56 1.04MB 16位CPU VHDL
1
本文首先介绍了SoC中的架构设计,概述了SOC中的软硬件结构,包括处理 器、片上总线等等。然后结合ASIC设计方法对RTL设计、逻辑综合方法进行了 较为深入的研究,同时对CPU的设计方法进行了一定的研究。最后通过研究生阶 段的项目80C51软核的设计及应用说明了IC设计的流程及8位CPU软核的设计 与应用。 本论文的主要研究结果为: 1、深入研究了当前lC前端设计的方法,包括RTL设计、逻辑综合和验证等。 2、研究了8位CPU软核的设计方法。 3、详细研究了80C51软核设计改进方法和验证方法 4、详细研究了片上心率系统的设计和验证方法
2022-12-14 11:37:16 7.55MB cpu soc IP
1
我花了半个月编出来的,CPU含8条指令AND、OR、NOT、ADD、SUB、LAD、STO、JMP
2022-12-03 00:17:28 95KB CPU verilog 4位 4bit
1
用VHDL编的简易CPU,可完成加减乘法移位等功能。里面有一个8位和一个16位的CPU设计方案。并且有完整的设计文档,特别适合学生的设计使用
2022-06-13 09:04:31 1.54MB CPU VHDL
SCAMP CPU 我想用TTL芯片制作CPU。 此存储库可能是Verilog源,KiCad文件,文本注释和软件的松散连接集合。 它称为“ SCAMP”,其含义类似于“简单计算和算术微编码处理器”。 计划 在Verilog中创建CPU,每个部分都有一个测试平台。 用仅使用74xx兼容原语(例如 )但仍通过测试平台的Verilog替换原始Verilog。 将74xx-Verilog转换为KiCad原理图。 建立CPU 当我弄清楚CPU实际如何工作时,步骤1到3可能会经历几次迭代,但是希望步骤4只会发生一次。 如果第4步需要进行的次数不止一次,则它将永远无法完成。 当前状态 我已经完成了Verilog的编写,并认为我已经决定了总体CPU架构(请参见下图)。 我对指令集感到非常满意,请参阅 (可从在线获得)-但指令集是使用微码实现的,因此更改相对便宜。 我在这里有一些博客文章:
2022-04-12 12:11:11 8.16MB G-code
1
这是一个学生用Verilog HDL设计的一个完整的MIPS CPU,结构清晰,设计思想非常专业,具有较高的学习参考价值。
2022-03-31 15:54:16 1.79MB Verilog MIPS
1
基于MIPS指令集的32位CPU设计与VHDL实现
2022-01-14 09:43:24 9.87MB 基于MIPS指令
1
MIPSI指令集32位CPU 设计实例 MIPS指令格式介绍 所支持的指令 流水线结构 MIPS存储系统体系和管理 功能模块结构
2022-01-12 21:44:31 83KB MIPSI指令集32位CPU 设计实例
1