2024年FPGA创新设计竞赛决赛基础能力测试题目 tips:每年的基础能力测试题都比较简单,大家在比赛前不要紧张,基本上学过数电的都能很快做完
2025-10-24 20:44:29 16KB FPGA
1
### 2023FPGA国赛能力测试题解析 #### 一、电梯控制电路设计 **背景介绍:** 在2023年的全国FPGA大赛中,参赛者需要完成的一项任务是设计一个电梯控制电路。该电路的目标是实现一个能够根据用户指令自动运行的电梯系统,同时具备一定的安全功能。 **设计要求概述:** - **楼层总数**:大楼共有40层。 - **初始楼层**:电梯初始停靠在第1层。 - **楼层移动规则**:当目标楼层与当前所在楼层不一致时,电梯会按照指定方向移动。 - **特殊楼层**:2-9层被标记为未开放区域,但在紧急情况下可以通过特定操作到达这些楼层。 - **载客限制**:电梯的最大载客量为13人,最大承重为1000kg,超出限制时会触发警报。 **输入信号说明:** - **目标楼层**(`H[7:0]`):表示用户希望前往的楼层编号。 - **紧急按键**(`key`):在紧急情况下使用,用于解锁未开放楼层。 - **当前人数**(`num[3:0]`):表示当前电梯内的人数。 - **乘客重量**(`weight[9:0]`):表示当前电梯内的总重量。 **输出信号说明:** - **当前楼层**(`N[7:0]`):表示电梯当前所在的楼层。 - **警报信号**(`alert`):在人数或重量超过规定值时触发。 **程序结构:** ```verilog module elevator#(parameter floor = 40)( input clk, rst_n, input key, [7:0]H, [3:0]num, [9:0]weight, output reg [7:0]N, output reg alert); ``` **测试代码示例:** 测试代码提供了对`elevator`模块的调用,并通过一系列预设的输入值来验证其正确性。 ```verilog initial begin clk = 0; rst_n = 0; #15 rst_n = 1; forever #5 clk = ~clk; end initial begin key = 0; H = 0; num = 0; weight = 0; #20 H = 30; num = 1; weight = 50; #400 H = 8; #10 key = 1; @(negedge clk); key = 0; #300 H = 12; num = 14; #20 num = 10; weight = 1001; #50 weight = 900; end ``` #### 二、非重叠序列检测设计 **背景介绍:** 本部分的任务是设计一个串行序列检测器,该检测器专门用于识别特定的六位比特序列“011010”。 **设计要求概述:** - **输入数据**:以每六个比特为一组,检测序列“011010”。 - **输出信号**:如果检测到序列,则在最后一个比特之后的时钟周期将`match`信号置为高电平;如果序列不匹配,则将`not_match`信号置为高电平。 - **特殊处理**:一旦第一个比特不符合预期,则后续五个比特不再进行检测,直到下一个六比特组。 **输入信号说明:** - **时钟**(`clk`):时钟信号,用于同步数据输入。 - **复位**(`rst_n`):复位信号,用于初始化状态机。 - **数据输入**(`data`):串行数据输入,每六个比特构成一组。 **输出信号说明:** - **匹配指示**(`match`):当检测到目标序列时输出高电平。 - **不匹配指示**(`not_match`):当未检测到目标序列时输出高电平。 **程序结构:** ```verilog module sequence_detect( input clk, input rst_n, input data, output reg match, output reg not_match ); ``` **测试代码示例:** 测试代码同样提供了对`sequence_detect`模块的调用,并通过一系列预设的数据流来验证其正确性。 ```verilog initial begin clk=0; rst_n=0; D_in=0; data=24’b011100_011010_011110_011101; #5; rst_n=1; end always #10 clk<=~clk; always@(posedge clk)begin D_in <= data[23]; data <= {data[22:0],data[23]}; end ``` 以上两个案例展示了如何利用Verilog HDL语言设计具体的数字逻辑电路,同时也体现了FPGA技术在实际应用中的灵活性和高效性。
2025-09-12 11:03:33 243KB #FPGA
1
NCT全国青少年编程能力等级测试是由中国软件协会组织的青少年编程等级测试。本套PPT课件针对Python一级等级考试的大纲,从Python语言简介、基础语法、运算符和数据类型、字符串类型、列表、类型转换、分支结构、循环结构、异常处理、Turtle库画图知识点进行汇编。
2023-03-05 00:00:36 20.78MB python 开发语言
1
这是2020年全国大学生FPGA大赛基础能力测试题,对大家学习FPGA、Verilog和准备赛前考试都是难得的学习材料
2022-11-16 20:04:51 156KB verilog FPGA
1
.net面试题能力测试.doc
2022-08-29 17:07:38 17KB .net面试题
1
适用于税务系统信息技术岗位业务能力测试(初级)-税务系统业务考试-税务系统大练兵大比武考试题库,全部附答案。
2022-08-09 11:49:58 61KB 税务 考试 信息化
1
计算机操作能力测试
2022-06-01 16:04:21 247KB 文档资料
人工智能-机器学习-计算机自适应英语能力测试模型设计与效度验证.pdf
2022-05-08 10:05:26 9.08MB 人工智能 机器学习 文档资料
2021蓝桥杯能力测试模拟卷一模拟题附答案
2022-04-13 22:06:09 244KB 蓝桥杯 scratch 少儿编程 编程猫
蓝桥杯STEM能力测试真题(卷一)模拟题附答案
2022-04-13 22:05:45 57KB 蓝桥杯 scratch 少儿编程 编程猫