本文简要介绍了在FPGA中实现全数字锁相环(DPLL)的原理与方法,以解决在同步串行数据通信时的同步时钟不稳定时的快速恢复问题; 并重点介绍了采用可控模数分频器实现的数字锁相环中宽频带捕获的方法与实现过程。
2024-03-01 15:29:03 81KB DPLL FPGA 数字环路滤波器 时钟恢复
1
内容:二阶数字锁相环的FPGA实现工程文件 仿真平台:Vivado 2018.3 各模块:数字鉴相器(乘法器+低通滤波器),环路滤波器,压控振荡器 主要使用IP核:Multiplier,FIR Compiler,dds_compiler 注:仿真时,testbench文件中,输入数据文件目录:$readmemb("D:/FPGA_Project/04_FSK_System/PllTwoOrder/din.txt", memory); 改成自己电脑对应文本文件的目录
2023-12-13 21:25:59 23.24MB fpga开发 Vivado 数字锁相环
1
文档是基于FPGA的数字锁相环设计,实现了高精度的时钟输出以及快速锁定
2023-04-22 12:53:00 476KB FPGA DAC
1
基于FPGA的数字锁相环源代码文件,已验证成功。数字锁相环不仅吸收了数字电路可靠性高、体积小、价格低等优点,还解决了模拟锁相环的直流零点漂移、器件饱和及易受电源和环境温度变化等缺点,此外还具有对离散样值的实时处理能力,已成为锁相技术发展的方向。
2023-03-20 13:20:57 3.17MB FPGA pll Verilog
1
附件是数字PLL的MATLAB仿真源码,可以仿真BPSK、QPSK的DPLL 附件是数字PLL的MATLAB仿真源码,可以仿真BPSK、QPSK的DPLL
2023-02-17 16:09:51 1KB DPLL
1
基于FPGA的全数字锁相
2023-02-13 16:49:20 2MB FPGA
1
为了提高信号的检测准确度,简化数字锁相放大器(digital lock-in amplifier,DLIA)的构建电路,将过采样技术应用到DLIA中;并对过采样引发的大存储量和大运算量问题,提出一种算法,从而有效地减小了数据的存储量和运算量。结果表明,该方法在不需要高性能微处理器支持的情况下,提高了DLIA的检测准确度和性价比,缩小了DLIA的体积,并可广泛应用于微弱信号的检测。
2023-01-17 11:42:00 260KB 自然科学 论文
1
本书详细介绍了锁相环的基本原理及应用,对模拟和数字锁相环做了详细介绍
2022-12-09 15:07:09 3.96MB 模拟锁相环 数字锁相环 原理与应用
1
为避免传统设计中待测信号与参考信号之间的道间干扰,以及信号传输过程中引入的噪声,设计了一种基于LabVIEW开发平台的虚拟数字锁相放大器(DLIA :Digital Lock- In Amplifer)。通过引入自动频率跟踪模块,大大降低了待测信号与参考信号频率的失配程度。同时,在经典的正交相敏检波算法基础上,通过对输出信号进行优化处理,得到了良好的输出波形。实验结果显示,待测信号的信噪比RSNR可小于-20 dB,可检测的最小幅值达10μV,自动频率跟踪模块的锁频误差小于0.02%,信号幅值的测量误差小
2022-11-09 15:06:41 1.53MB 工程技术 论文
1
锁相环、定时器与中断实验TMS320VC5509A数字锁相环PLL的配置方法
2022-11-07 08:45:07 1.17MB CCS 汇编语言 数字锁相环
1