实验一 7段数码显示译码器设计………………………………P3 实验二 8位硬件加法器设计……………………………………P7 实验三 7人投票表决器Verilog HDL设计……………………P11 实验四 巴克码信号发生器……………………………………P16 实验五 多功能数字钟设计……………………………………P22 实验六 状态机实现的ADC0809采样控制电路………………P29 实验总结与感悟 …………………………………………………P36 实验一 7段数码显示译码器设计 一、实验目的 (1)学习使用Verilog HDL语言设计简单组合逻辑电路。 (2)学习使用case语句来描述真值表。 二、实验设备与器材 GW-PK2 EDA实验箱一台。 三、实验内容及实验步骤 1.实验原理及内容 7 段数码是纯组合电路,通常的小规模专用 IC,如 74 或 4000 系列的器件只能作十进制 BCD码译码,然而数字系统中的数据处理和运算都是 2 进制的,所以输出表达都是 16 进制的,为了满足 16 进制数的译码显示,最方便的方法就是利用译码程序在 FPGA/CPLD中来实现。 2.实验步骤 (1)用Verilog HDL设计一个共阴数码管的译码电路,用case语句描述7段译码器的真值表。 (2)编译、综合、适配、下载,验证结果。 (3)进行功能仿真。 (4)设计提示:建议选实验电路模式6,用数码8显示译码输出(PIO46~PIO40),键8、键7、键6、键5四位控制输入,硬件验证译码器的工作性能。注意,在仿真中,4位输入都必须用总线方式给数据。 ………………………………………………………………………………………… 好用不贵,祝您用餐愉快~
2021-12-15 22:08:31 3.4MB 合工大 FPGA 译码器 加法器
1
合肥工业大学电子信息工程专业硬件描述语言实验七人投票表决器的代码
2021-10-23 15:49:26 904B shiyandaima
1
基于FPGA\CPLD的多人投票表决,请自行分配引脚测试
2021-07-16 09:07:22 508KB PFGA 多人投票表决器
1
文本打开.v文件,复制到工程中测试
2021-07-15 21:04:02 628B Verilog 投票表决 FPGA
1
proteus投票表决器实验报告 Proteus投票表决器的仿真 带51单片机.c源程序 Proteus投票表决器的仿真,附带51单片机.c源程序,附带课设说明文档,还有实现的录像.exe,非病毒
2021-06-01 12:02:40 453KB proteus 投票表决器
Proteus投票表决器的仿真,附带51单片机.c源程序,附带课设说明文档,还有实现的录像.exe,非病毒
2021-04-20 23:42:35 451KB Proteus 仿真 单片机
1