stm32h7-dual-core-inter-cpu-async-communication:STM32H7双核设备上Cortex-M7和Cortex-M4内核之间的CPU间异步通信-源码

上传者: 42144554 | 上传时间: 2021-11-19 17:14:20 | 文件大小: 1.05MB | 文件类型: -
STM32H7双核CPU间通信 2个内核(ARM Cortex-M7和ARM-Cortex-M4内核)之间的处理器间通信的示例项目。 这个怎么运作 该示例演示了如何在两个内核之间实现通信以交换数据。 它使用共享RAM和2单独的环形缓冲区,在两个方向上的作用类似于管道(单输入,单输出)。 第一个缓冲区从CPU1到CPU2,第二个缓冲区从CPU2到CPU1。 SRAM4用作D3域中的共享RAM。 此RAM是首选的,建议将其用于双核STM32H7xx系列中的共享RAM,以实现CPU间通信。 它在两个CPU内核的两个域之外,不影响每个域的低功耗功能。 二手硬件 示例在下面列出的用于双核STM32H7系列的官方ST Nucleo板上运行。 STM32H7选项字节配置 STM32H7双核CPU必须配置一些选项字节才能正确运行该示例。 为此示例配置了示例: CPU1(Cortex-M7)闪存地址

文件下载

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明