SHA256_Verilog:在ModelSim上仿真的基于Verilog的SHA256的FPGA设计-源码

上传者: 42135073 | 上传时间: 2021-10-26 19:08:36 | 文件大小: 343KB | 文件类型: -
基于FPGA的SHA-256密码处理器 抽象的 现场可编程门阵列(FPGA)在密码学中具有很大的优势。 我们使用Xilinx Spartan III XSA-S FPGA器件实现了加密处理器。 加密处理器设计能够在计算该处理器所需算法的过程中保持硬件的连击速度。 我们开发的加密处理器比英特尔的双核处理器快约20倍。 该加密处理器可以用作数据身份验证器和许多其他软件相关的安全应用程序。 关键字:1_Block:512位,填充:包含原始数据后的额外数据,解析:将数据划分为1_Block 介绍 FPGA的使用在加密处理器的性能方面具有至关重要的优势。 与专用集成电路(ASIC)相比,FPGA在密码学的使用方面提供了更大的灵活性,其中包括以下原因: FPGA可以在现场进行重新配置,因此与ASIC相比,它的工作轻松得多。 2)发布后,如果供应商提供了新的更新,则使用者可以更新其设备,以满足最新要求

文件下载

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明